[發(fā)明專利]可變速率串行通信方法、裝置、通信芯片、存儲裝置及系統(tǒng)有效
| 申請?zhí)枺?/td> | 201710329523.4 | 申請日: | 2017-05-11 |
| 公開(公告)號: | CN107273327B | 公開(公告)日: | 2021-06-01 |
| 發(fā)明(設計)人: | 朱國鐘;徐揚基 | 申請(專利權(quán))人: | 建榮集成電路科技(珠海)有限公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42;G07C5/08 |
| 代理公司: | 深圳市華騰知識產(chǎn)權(quán)代理有限公司 44370 | 代理人: | 彭年才 |
| 地址: | 519000 廣東省珠海市高新*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 可變 速率 串行 通信 方法 裝置 芯片 存儲 系統(tǒng) | ||
本發(fā)明適用于通信技術(shù)領域,提供了一種可變速率串行通信方法、裝置、通信芯片、存儲裝置及系統(tǒng),所述方法包括通信過程中,根據(jù)改變通信帶寬指令,控制時鐘發(fā)生器產(chǎn)生串行接口的參考時鐘頻率;根據(jù)所述參考時鐘頻率,通過預設第一轉(zhuǎn)換函數(shù)產(chǎn)生所述串行接口的工作時鐘頻率;根據(jù)所述工作時鐘,通過預設第二轉(zhuǎn)換函數(shù)產(chǎn)生所述串行接口的通信頻率。本發(fā)明,通過匹配主攝像頭系統(tǒng)的USB模塊和后攝像頭系統(tǒng)的USB模塊,解決兼容性的問題,調(diào)整USB串行通信的頻率,加大數(shù)據(jù)通信帶寬,提高了圖像質(zhì)量,同時,讓雙攝像頭行車記錄儀方案獲得更低的成本。
技術(shù)領域
本發(fā)明屬于通信技術(shù)領域,尤其涉及一種可變速率串行通信方法、裝置、通信芯片、存儲裝置及系統(tǒng)。
背景技術(shù)
目前,一般的雙攝像頭行車記錄儀方案都采取主攝像頭系統(tǒng)和后攝像頭系統(tǒng)分開,通過有線的方式將后攝像頭系統(tǒng)的圖像數(shù)據(jù)傳送到主攝像頭系統(tǒng)。有兩種主要的前、后攝像頭系統(tǒng)數(shù)據(jù)通信方式:一種是CVBS 同軸通信方式,另一種是USB通信方式。CVBS方式具有兼容性好、對線材質(zhì)量要求低等優(yōu)勢,但方案整體成本高、圖像質(zhì)量較差,很難達到使用者圖像質(zhì)量的要求。而USB方式又分為USB1.1和USB2.0兩種,USB1.1整體成本低、但圖像質(zhì)量一般,USB2.0整體成本高,但圖像質(zhì)量較好,兩種USB方式都存在兼容性較差的缺點。
綜上所述,現(xiàn)有如雙攝像頭行車記錄儀這樣的串行通信系統(tǒng)存在想要達到圖像質(zhì)量高,但整體成本較高的問題。
發(fā)明內(nèi)容
本發(fā)明實施例提供了一種可變速率串行通信方法、裝置、通信芯片、存儲裝置及系統(tǒng),旨在解決現(xiàn)有串行通信系統(tǒng)想要達到圖像質(zhì)量高,但整體成本較高的問題。
第一方面,在本發(fā)明實施例提供了一種可變速率串行通信方法,所述方法包括:
通信過程中,根據(jù)改變通信帶寬指令,控制時鐘發(fā)生器產(chǎn)生串行接口的參考時鐘頻率;
根據(jù)所述參考時鐘頻率,通過預設第一轉(zhuǎn)換函數(shù)產(chǎn)生所述串行接口的工作時鐘頻率;
根據(jù)所述工作時鐘頻率,通過預設第二轉(zhuǎn)換函數(shù)產(chǎn)生所述串行接口的通信頻率。
進一步地,所述串行接口為USB1.1。
進一步地,所述串行接口的標準通信頻率大于等于12 Mbps。
第二方面,在本發(fā)明實施例提供了一種可變速率串行通信裝置,所述裝置包括:
參考時鐘產(chǎn)生單元,用于通信過程中,根據(jù)改變通信帶寬指令,控制時鐘發(fā)生器產(chǎn)生串行接口的參考時鐘頻率;
工作時鐘頻率產(chǎn)生單元,用于根據(jù)所述參考時鐘頻率,通過預設第一轉(zhuǎn)換函數(shù)產(chǎn)生所述串行接口的工作時鐘頻率;
通信頻率產(chǎn)生單元,用于根據(jù)所述工作時鐘頻率,通過預設第二轉(zhuǎn)換函數(shù)產(chǎn)生所述串行接口的通信頻率,所述串行接口為USB1.1。
進一步地,所述串行接口的標準通信頻率為12 Mbps。
第三方面,在本發(fā)明實施例提供了一種通信芯片,所述通信芯片包括至少一處理器、存儲器及接口,所述至少一處理器、存儲器及接口均通過總線連接;
所述存儲器存儲計算機執(zhí)行指令;
所述至少一個處理器執(zhí)行所述存儲器存儲的計算機執(zhí)行指令,使得所述通信芯片執(zhí)行上述的可變速率串行通信方法。
第四方面,在本發(fā)明實施例提供了一種存儲裝置,所述裝置上存儲有指令,所述指令被處理器執(zhí)行時實現(xiàn)上述的可變速率串行通信方法的步驟。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于建榮集成電路科技(珠海)有限公司,未經(jīng)建榮集成電路科技(珠海)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710329523.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





