[發(fā)明專利]具有單一診斷輸出的多通道故障檢測有效
| 申請?zhí)枺?/td> | 201710243327.5 | 申請日: | 2017-04-14 |
| 公開(公告)號: | CN107300906B | 公開(公告)日: | 2020-03-27 |
| 發(fā)明(設(shè)計)人: | M·拉杜納;D·邁耶;A·皮杜蒂 | 申請(專利權(quán))人: | 英飛凌科技股份有限公司 |
| 主分類號: | G05B23/02 | 分類號: | G05B23/02 |
| 代理公司: | 北京市金杜律師事務(wù)所 11256 | 代理人: | 鄭立柱;張昊 |
| 地址: | 德國諾伊*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具有 單一 診斷 輸出 通道 故障 檢測 | ||
1.一種故障檢測系統(tǒng),包括:
多通道設(shè)備,包括:
診斷狀態(tài)管腳,其中所述多通道設(shè)備被配置為在所述診斷狀態(tài)管腳上輸出故障信號;
多個通道;
多個輸入管腳,其中所述多個通道中的每個通道均具有相關(guān)聯(lián)的輸入管腳;
多個輸出管腳,其中所述多個通道中的每個通道均具有相關(guān)聯(lián)的輸出管腳;以及
處理器,與所述多通道設(shè)備分離,耦合至所述診斷狀態(tài)管腳,并且被配置為基于來自所述診斷狀態(tài)管腳的所述故障信號確定所述多個通道中的哪個通道是故障通道。
2.根據(jù)權(quán)利要求1所述的系統(tǒng),還包括耦合至所述多個輸入管腳中的至少每個相應(yīng)輸入管腳的所述處理器,所述處理器被配置為:
監(jiān)控所述多通道設(shè)備的所述診斷狀態(tài)管腳;
檢測所述診斷狀態(tài)管腳上的故障信號;
響應(yīng)于所述診斷狀態(tài)管腳上的故障信號:
對于所述多個輸入管腳中的每個輸入管腳,在每個相應(yīng)的輸入管腳上傳輸相應(yīng)的詢問輸入信號;
對于相應(yīng)輸入管腳上的相應(yīng)詢問輸入信號,確定所述處理器是否繼續(xù)檢測所述診斷狀態(tài)管腳上的所述故障信號;
對于所述相應(yīng)輸入管腳上的相應(yīng)詢問輸入信號,響應(yīng)于所述處理器繼續(xù)檢測所述診斷狀態(tài)管腳上的所述故障信號,確定相應(yīng)通道不是故障通道;以及
對于所述相應(yīng)輸入管腳上的相應(yīng)詢問輸入脈沖,響應(yīng)于所述處理器在所述診斷狀態(tài)管腳上沒有檢測到故障信號,確定相應(yīng)通道是故障通道。
3.根據(jù)權(quán)利要求2所述的系統(tǒng),其中輸入管腳上的所述詢問輸入信號不影響與該輸入管腳相關(guān)聯(lián)的通道的相應(yīng)輸出信號。
4.根據(jù)權(quán)利要求2所述的系統(tǒng),其中所述處理器進一步被配置為在每個輸入管腳上傳輸所述詢問輸入信號,其中所述處理器向一個輸入管腳且每次僅向一個輸入管腳傳輸所述詢問輸入信號。
5.根據(jù)權(quán)利要求1所述的系統(tǒng),其中所述多通道設(shè)備包括狀態(tài)邏輯模塊,其被配置為:
監(jiān)控所述多通道設(shè)備的所述多個通道的狀態(tài);
對于是故障通道的通道,接收通道故障信號;
向所述診斷狀態(tài)管腳發(fā)送所述故障信號;
在所述多個通道的相應(yīng)通道上接收詢問輸入信號;以及
響應(yīng)于所述詢問輸入信號在與所述故障通道相同的通道上,觸發(fā)延遲模塊來向所述診斷狀態(tài)管腳輸出延遲掩蔽信號,其中所述延遲掩蔽信號使得所述診斷狀態(tài)管腳在一段延遲時間內(nèi)停止所述故障信號在所述診斷狀態(tài)管腳上的輸出。
6.根據(jù)權(quán)利要求5所述的系統(tǒng),其中響應(yīng)于所述多通道設(shè)備的兩個或更多個通道中的故障,所述狀態(tài)邏輯模塊進一步被配置為:
將每個相應(yīng)的通道故障信號組合成組合故障信號;
向所述診斷狀態(tài)管腳發(fā)送所述組合故障信號;以及
響應(yīng)于相應(yīng)的詢問輸入信號在與相應(yīng)的故障通道相同的通道上,觸發(fā)所述延遲模塊,以在一段延遲時間內(nèi)對于每個相應(yīng)的故障通道向所述診斷狀態(tài)管腳輸出相應(yīng)的延遲掩蔽信號。
7.根據(jù)權(quán)利要求5所述的系統(tǒng),其中所述詢問輸入信號與所述延遲時間相比更短。
8.根據(jù)權(quán)利要求1所述的系統(tǒng),其中所述處理器包括以下裝置中的一個或多個:微處理器、控制器、數(shù)字信號處理器(DSP)、專用集成電路(ASIC)、現(xiàn)場可編程門陣列(FPGA)、芯片上系統(tǒng)(SoC)和集成處理電路。
9.根據(jù)權(quán)利要求1所述的系統(tǒng),其中所述多通道設(shè)備包括六通道設(shè)備。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英飛凌科技股份有限公司,未經(jīng)英飛凌科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710243327.5/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





