[發明專利]鎖相環及其啟動電路、啟動方法有效
| 申請號: | 201710174561.7 | 申請日: | 2017-03-22 |
| 公開(公告)號: | CN108631774B | 公開(公告)日: | 2021-07-13 |
| 發明(設計)人: | 譚雅雯;陳先敏 | 申請(專利權)人: | 中芯國際集成電路制造(上海)有限公司;中芯國際集成電路制造(北京)有限公司 |
| 主分類號: | H03L7/08 | 分類號: | H03L7/08 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 張鳳偉;吳敏 |
| 地址: | 201203 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 鎖相環 及其 啟動 電路 方法 | ||
1.一種鎖相環啟動電路,其特征在于,包括:
信號轉換電路,與時鐘信號輸出端耦接,適于將所述時鐘信號輸出端輸入的兩個反相時鐘信號轉化為電壓信號;
穩壓電路,與所述信號轉換電路耦接,適于對所述信號轉換電路輸出的電壓信號進行穩壓,得到穩壓信號;
控制電路,與所述穩壓電路耦接,適于在所述穩壓信號的電壓大于預設控制電壓閾值時,輸出鎖相環啟動控制信號;
緩沖器,與所述控制電路耦接,適于對所述鎖相環啟動控制信號進行緩沖,輸出鎖相環啟動信號;
遲滯電路,與所述緩沖器及所述控制電路耦接,適于在所述鎖相環啟動控制信號的電壓處于緩沖器閾值電壓區間時,加快所述鎖相環啟動控制信號電壓的拉高速度,至所述鎖相環啟動控制信號電壓大于所述緩沖器閾值電壓區間的上限。
2.如權利要求1所述的鎖相環啟動電路,其特征在于,所述控制電路包括:
第一開關,包括:控制端、第一端及第二端,其中:控制端與所述穩壓電路耦接,第一端與電源電壓端耦接;
第一電阻,一端與所述第一開關的第二端耦接,另一端接地。
3.如權利要求2所述的鎖相環啟動電路,其特征在于,所述第一開關為PMOS管;所述PMOS管的柵極與所述穩壓電路耦接,源極與電源電壓端耦接,漏極與所述第一電阻耦接。
4.如權利要求3所述的鎖相環啟動電路,其特征在于,所述緩沖器為反相器,所述反相器的輸入端與所述PMOS管的漏極耦接。
5.如權利要求4所述的鎖相環啟動電路,其特征在于,所述遲滯電路包括:
第二電阻,與所述PMOS管的漏極耦接;
第一NMOS管,柵極與所述緩沖器的輸出端耦接,漏極與所述第二電阻耦接,源極接地。
6.如權利要求5所述的鎖相環啟動電路,其特征在于,所述遲滯電路對所述鎖相環啟動控制信號電壓的拉高速度與所述第二電阻的阻值正相關。
7.如權利要求2所述的鎖相環啟動電路,其特征在于,所述穩壓電路為濾波器。
8.如權利要求1~7任一項所述的鎖相環啟動電路,其特征在于,所述信號轉換電路包括:第三電阻,第二NMOS管、第三NMOS管及第一電容,其中:
所述第三電阻,一端與電源電壓端耦接,另一端與所述第二NMOS管的漏極耦接;
所述第二NMOS管,柵極與第一時鐘信號輸出端耦接,源極與所述第三NMOS管的漏極耦接;
所述第三NMOS管,柵極與第二時鐘信號輸出端耦接,源極接地;
所述第一電容,一端與所述第三NMOS管的漏極耦接,另一端接地。
9.一種鎖相環,其特征在于,包括權利要求1~8任一項所述的鎖相環啟動電路。
10.一種鎖相環的啟動方法,其特征在于,包括:
由信號轉換電路將輸入的兩個反相時鐘信號轉化為電壓信號;
由穩壓電路對所述電壓信號進行穩壓,得到穩壓信號;
在所述穩壓信號的電壓大于預設控制電壓閾值時,由控制電路基于所述 穩壓信號產生鎖相環啟動控制信號;
由緩沖電路對所述鎖相環啟動控制信號進行緩沖,產生鎖相環啟動信號;
在所述鎖相環啟動控制信號的電壓處于緩沖器閾值電壓區間時,由遲滯電路加快所述鎖相環啟動控制信號電壓的拉高速度,至所述鎖相環啟動控制信號電壓大于所述緩沖器閾值電壓區間的上限。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中芯國際集成電路制造(上海)有限公司;中芯國際集成電路制造(北京)有限公司,未經中芯國際集成電路制造(上海)有限公司;中芯國際集成電路制造(北京)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710174561.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:電子電路及電子鐘表
- 下一篇:一種電力系統中的鎖相環





