[發明專利]旋轉行波振蕩器電路有效
| 申請號: | 201710138150.2 | 申請日: | 2017-03-09 |
| 公開(公告)號: | CN107181466B | 公開(公告)日: | 2022-05-27 |
| 發明(設計)人: | 揚·朱索·德迪克;大衛·蒂莫西·恩賴特 | 申請(專利權)人: | 株式會社索思未來 |
| 主分類號: | H03B5/18 | 分類號: | H03B5/18 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 唐京橋;陳煒 |
| 地址: | 日本神*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 旋轉 行波 振蕩器 電路 | ||
本文公開了時鐘產生電路,特別是旋轉行波振蕩器電路。這種電路包括:成對的信號線路,其被連接在一起以形成閉合環路,并且被布置成使得它們限定至少一個過渡部分,在所述過渡部分中,所述成對的信號線路的第一部分中的兩條線路從所述成對的信號線路的第二部分中的兩條線路的一個橫向側跨到所述成對的信號線路的第二部分中的兩條線路的另一橫向側。
技術領域
本發明涉及時鐘產生電路,特別是用于產生和提供正交時鐘信號的時鐘產生電路。這樣的正交時鐘信號可以分別具有相對相位0°、90°、180°和270°。
背景技術
正交時鐘信號可以例如在可以例如需要四相交錯的基本上正弦的時鐘信號的DAC(數字模擬轉換器)電路或ADC(模擬數字轉換器)電路中被需要。當然,這樣的時鐘產生電路也可以用在除了DAC電路和ADC電路之外的應用中。
需要產生正交時鐘信號的ADC電路的示例可以在EP 2211468中找到,EP 2211468通過引用合并到本申請中。也需要產生正交時鐘信號的DAC電路的示例可以在EP 2849345中找到,同樣地,EP 2849345通過引用合并到本申請中。EP 2211468中的ADC包括采樣器(參見例如該文獻的圖10),其可以執行四路時間交錯或四相時間交錯,以便將輸入電流分成四個時間交錯的采樣流。因此,需要輸出彼此相位相差90°的四個時鐘信號的正交時鐘信號產生。采樣器產生四個流,這四個流實際上是源自(并且一起組成)輸入電流的電流脈沖的四個時間交錯流,每個流具有總采樣率的四分之一的采樣率。
圖1中總結了用于產生這樣的正交信號的以前考慮過的方法A、B和C。
第一種方法A使用2F LC振蕩器(例如,F=32GHz,2F=64GHz)來產生差分時鐘信號。然后使用數字劃分器產生所需的四個相位。與該方法相關的缺點包括劃分器所需的功率以及難以實現所需的相位精度。
第二種方法B使用1F LC振蕩器來產生差分時鐘信號,然后使用多相濾波器(PPF)產生所需的四個相位。例如,在EP 2849338中考慮了用于這樣的PPF電路中的緩沖器的設計。然而,PPF電路相對復雜,并且在相位精度上存在困難。功率消耗也是一個問題。
第三種方法C使用耦接的I/Q振蕩器。然而,關于如何耦接這樣的振蕩器和如何控制相位偏移存在困難。還存在與提供這樣的電路相關聯的功率代價。
發明內容
期望提供一種時鐘信號產生電路,特別是用于產生正交時鐘信號的時鐘信號產生電路。期望提供避免上述缺點中的一個或多個的這樣的時鐘信號產生電路。
根據本發明的第一方面的實施方式,提供一種旋轉行波振蕩器(RTWO)電路,其包括:成對的信號線路,所述成對的信號線路被連接在一起以形成閉合環路,并且被布置成使得它們限定至少一個過渡部分或布置,其中成對的信號線路的第一部分中的兩條線路從該對信號線路的第二部分中的兩條線路的一個橫向側跨到該對信號線路的第二部分中的兩條線路的另一橫向側。
成對的信號線路可以被認為總體上遵循以下路徑:所述路徑在過渡部分處跨過其本身,以便該對信號線路的第一部分中的兩條線路從該對信號線路的第二部分中的兩條線路的一個橫向側過渡到該對信號線路的第二部分中的兩條線路的另一橫向側。閉合環路的這種布置使得能夠從該布置的同一側取得正交信號,例如四個正交信號,以便每個正交信號可以在接近取得其他正交信號的點的點處取得。
當與沒有這種過渡部分的RTWO相比時,本發明的實施方式被布置成使得路徑的相對兩側上的兩個點在過渡部分處相遇(沒有互連)。也就是說,過渡部分的第一部分和第二部分在沒有過渡部分的情況下將處于路徑的相對兩側。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社索思未來,未經株式會社索思未來許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710138150.2/2.html,轉載請聲明來源鉆瓜專利網。





