[發明專利]支持多種通信標準的接收接口電路和包括其的存儲系統有效
| 申請號: | 201710129322.X | 申請日: | 2017-03-06 |
| 公開(公告)號: | CN107293320B | 公開(公告)日: | 2022-10-14 |
| 發明(設計)人: | 李善奎;鄭秉勛;任政燉;崔榮暾 | 申請(專利權)人: | 三星電子株式會社 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10;G06F13/12;H03K19/0175;H04B1/40 |
| 代理公司: | 北京市柳沈律師事務所 11105 | 代理人: | 邵亞麗;李琳 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 支持 多種 通信 標準 接收 接口 電路 包括 存儲系統 | ||
1.一種接收接口電路,包括:
終止電路,被配置為響應于終止控制信號而改變終止模式;
緩沖器,被配置為響應于緩沖器控制信號而改變接收特性;
接口控制器,被配置為生成所述終止控制信號和所述緩沖器控制信號,使得所述緩沖器的接收特性與所述終止模式的改變相關聯地改變;
其中,所述終止電路包括
第一子終止電路,被配置為響應于第一開關控制信號來控制輸入-輸出節點與第一電源電壓之間的電連接,以及
第二子終止電路,被配置為響應于第二開關控制信號來控制所述輸入-輸出節點與第二電源電壓之間的電連接,所述第二電源電壓低于所述第一電源電壓;以及
其中,所述緩沖器包括
第一接收緩沖器,包括晶體管的多個第一差分輸入對,所述晶體管的多個第一差分輸入對包括NMOS晶體管的第一N型差分輸入對和PMOS晶體管的第一P型差分輸入對兩者,
第二接收緩沖器,包括晶體管的單一第二差分輸入對,晶體管的單一第二差分輸入對是PMOS晶體管的P型差分輸入對,以及
第三接收緩沖器,包括晶體管的單一第三差分輸入對,晶體管的單一第三差分輸入對是NMOS晶體管的N型差分輸入對。
2.根據權利要求1所述的接收接口電路,其中,
第一接收緩沖器、第二接收緩沖器和第三接收緩沖器具有不同的接收特性;并且
所述接口控制器還被配置為通過所述緩沖器控制信號控制所述緩沖器,使得基于所述終止模式使能第一接收緩沖器、第二接收緩沖器和第三接收緩沖器中的一個。
3.根據權利要求2所述的接收接口電路,其中,所述接口控制器還被配置為控制所述緩沖器,使得基于所述接收接口電路的操作速度來改變第一接收緩沖器、第二接收緩沖器和第三接收緩沖器中的一個的操作電流。
4.根據權利要求1所述的接收接口電路,其中,
第一接收緩沖器、第二接收緩沖器和第三接收緩沖器被配置為與所述第一子終止電路和所述第二子終止電路中的至少一個的選擇性使能相關聯地選擇性地使能。
5.根據權利要求1所述的接收接口電路,其中,所述接口控制器還被配置為當所述第一子終止電路和所述第二子終止電路都被使能時,使能所述第一接收緩沖器。
6.根據權利要求1所述的接收接口電路,其中,所述接口控制器還被配置為當所述第一子終止電路和所述第二子終止電路都被禁用時,使能所述第一接收緩沖器。
7.根據權利要求1所述的接收接口電路,其中,所述接口控制器還被配置為當所述第一子終止電路被禁用并且所述第二子終止電路被使能時,使能所述第二接收緩沖器。
8.根據權利要求1所述的接收接口電路,其中,所述接口控制器還被配置為當所述第一子終止電路被使能并且所述第二子終止電路被禁用時,使能所述第三接收緩沖器。
9.根據權利要求1所述的接收接口電路,其中,
第一接收緩沖器包括均衡器和第一差分放大器,所述均衡器被配置為放大輸入信號對以輸出輸出信號對,并且所述第一差分放大器被配置為放大所述輸出信號對以輸出第一單端信號;以及
第二接收緩沖器包括第二差分放大器,所述第二差分放大器被配置為放大所述輸入信號對以輸出第二單端信號。
10.根據權利要求9所述的接收接口電路,其中,所述接口控制器還被配置為
響應于所述接收接口電路的操作速度的增加而使能所述第一接收緩沖器;以及
響應于所述接收接口電路的操作速度的降低而使能所述第二接收緩沖器。
11.根據權利要求1所述的接收接口電路,其中,所述緩沖器被配置為選擇性地接收差分輸入信號對或單端輸入信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于三星電子株式會社,未經三星電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710129322.X/1.html,轉載請聲明來源鉆瓜專利網。





