[發明專利]集成電路系統和集成電路有效
| 申請號: | 201710107428.X | 申請日: | 2017-02-27 |
| 公開(公告)號: | CN107193765B | 公開(公告)日: | 2020-04-07 |
| 發明(設計)人: | 川上健太郎 | 申請(專利權)人: | 富士通株式會社 |
| 主分類號: | G06F13/20 | 分類號: | G06F13/20;G06F1/3234 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 陳煒;李德山 |
| 地址: | 日本神*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 集成電路 系統 | ||
1.一種集成電路系統,包括:
第一集成電路,所述第一集成電路具有多個第一I/O端口,并且所述第一集成電路在至少是活動模式或睡眠模式的操作模式下進行操作,所述多個第一I/O端口發送或接收基于針對所述多個第一I/O端口設置的第一信號模式的信號,在所述活動模式下針對多個第一I/O端口設置的第一信號模式在所述睡眠模式下保持不變;以及
第二集成電路,所述第二集成電路具有與所述多個第一I/O端口耦接的多個第二I/O端口,并且所述第二集成電路在至少是活動模式或睡眠模式的操作模式下進行操作,所述多個第二I/O端口發送或接收基于針對所述多個第二I/O端口設置的第二信號模式的信號,在所述活動模式下針對所述多個第二I/O端口設置的第二信號模式在所述睡眠模式下不被保持,并且所述多個第二I/O端口在所述睡眠模式下被置于浮空狀態,其中,
所述第一集成電路從所述多個第一I/O端口中的一個第一I/O端口向所述第二集成電路發送用于指示所述第一集成電路的操作模式的第一通知信號,
所述第二集成電路從所述多個第二I/O端口中的一個第二I/O端口向所述第一集成電路發送用于指示所述第二集成電路的操作模式的第二通知信號,以及
響應于所接收的第二通知信號和所接收的第一通知信號,所述第一集成電路設置所述多個第一I/O端口的第一信號模式,并且所述第二集成電路設置所述多個第二I/O端口的第二信號模式,以抑制在所述第一I/O端口與所述第二I/O端口之間持續流動的恒定電流,并且抑制在所述第一I/O端口和所述第二I/O端口中的任一個I/O端口處流動的直通電流。
2.根據權利要求1所述的集成電路系統,其中,所述第一信號模式和所述第二信號模式包括推挽輸出模式、推挽輸入模式、上拉輸入模式、下拉輸入模式和高阻抗模式。
3.根據權利要求1或2所述的集成電路系統,其中,所述第一集成電路設置所述第一通知信號,使得當所述第一集成電路處于所述活動模式時所述第一通知信號指示所述活動模式,并且使得在所述第一集成電路在所述活動模式完成后向所述睡眠模式轉換緊之前所述第一通知信號指示所述睡眠模式,以及所述第二集成電路設置所述第二通知信號,使得在所述第二集成電路在所述活動模式完成后向所述睡眠模式轉換緊之前所述第二通知信號指示所述睡眠模式。
4.根據權利要求3所述的集成電路系統,其中,在所述第一集成電路在所述活動模式完成后向所述睡眠模式轉換緊之前,所述第一集成電路進行設置,使得所述多個第一I/O端口中的用于發送所述第一通知信號的第一I/O端口被固定于指示所述睡眠模式的電壓,使得所述多個第一I/O端口中的用于接收所述第二通知信號的第一I/O端口被置于輸入狀態并且被固定于指示所述睡眠模式的電壓,并且使得所述多個第一I/O端口中的剩余的一個或更多個第一I/O端口被固定于預定電壓。
5.根據權利要求4所述的集成電路系統,其中,在指示所述第一集成電路的睡眠模式的所述第一通知信號的接收期間,處于所述活動模式的所述第二集成電路將所述第二通知信號設置為指示所述睡眠模式的電壓,以及在指示所述第一集成電路的活動模式的所述第一通知信號的接收期間,處于所述活動模式的所述第二集成電路將所述第二通知信號設置為指示所述活動模式的電壓。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于富士通株式會社,未經富士通株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710107428.X/1.html,轉載請聲明來源鉆瓜專利網。





