[發明專利]一種SAR型ADC用電容陣列電路及其校正方法在審
| 申請號: | 201710079109.2 | 申請日: | 2017-02-14 |
| 公開(公告)號: | CN106849948A | 公開(公告)日: | 2017-06-13 |
| 發明(設計)人: | 安勝彪;張琳 | 申請(專利權)人: | 河北科技大學 |
| 主分類號: | H03M1/00 | 分類號: | H03M1/00;H03M1/10;H03M1/46 |
| 代理公司: | 北京集智東方知識產權代理有限公司11578 | 代理人: | 張紅,程立民 |
| 地址: | 050000 *** | 國省代碼: | 河北;13 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 sar adc 用電 陣列 電路 及其 校正 方法 | ||
1.一種SAR型ADC用電容陣列電路,包括VREFP電壓輸入總線,其特征在于:所述VREFP電壓輸入總線從左到右并接有十組傳輸門S的右側輸出端口,十組所述傳輸門S的左側輸入端口均串接有VREFN電壓輸入總線,十組所述傳輸門S的控制端口從左到右依次串接有電容C0、C1、C2、C3、C7、C8、C9、C10、C11和C12的上極板,所述電容C0、C1、C2和C3的下極板并接有VH高位輸出端口、電容C4和C5的上極板,所述電容C7、C8、C9、C10、C11和C12的下極板并接有VL低位輸出端口、電容C4和C6的下極板,所述電容C6的上極板并接有VM校正電容陣列接入端口和電容C5的下極板。
2.根據權利要求1所述的一種SAR型ADC用電容陣列電路,其特征在于:所述電容C0和C8均由八組單一容量為97.1F的電容串接而成,所述電容C1和C9均由四組單一容量為97.1F的電容串接而成,所述電容C2和C10均由兩組單一容量為97.1F的電容串接而成,所述電容C7由十六組單一容量為97.1F的電容串接而成。
3.根據權利要求1所述的一種SAR型ADC用電容陣列電路,其特征在于:所述電容C3、C4、C5、C6、C11和C12的容量均為97.1F。
4.一種SAR型ADC用電容陣列電路的校正方法,其特征在于:該SAR型ADC用電容陣列電路的校正方法包括如下步驟:
S1:預充電:將SAR型ADC中的第一個電容陣列的十組電容的上極板全部接共模電壓VCM,電容C0、C1、C2和C3的下極板全部通過傳輸門S接VREFN電壓輸入總線,電容C7、C8、C9、C10、C11和C12的下極板全部通過傳輸門S接VREFP電壓輸入總線,此時電容的電荷量為最大;
S2:電荷重分配:電容C0、C1、C2和C3的下極板全部通過傳輸門S接VREFP電壓輸入總線,電容C7、C8、C9、C10、C11和C12的下極板全部通過傳輸門S接VREFN電壓輸入總線,此時電容的電荷量為最小;
S3:逐次逼近和修正:根據電荷守恒定理,通過比較電荷量的最大和最小值之間的差值,可得到誤差電壓,進而逐次逼近SAR型ADC中的校正電容陣列接入電容陣列的值,對電容陣列的內部權重進行校正。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于河北科技大學,未經河北科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710079109.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種多通道幅相失真校正的方法
- 下一篇:一種高穩定的園林建筑施工用塔吊機





