[發(fā)明專利]柵極驅(qū)動器有效
| 申請?zhí)枺?/td> | 201710025980.4 | 申請日: | 2017-01-13 |
| 公開(公告)號: | CN107274838B | 公開(公告)日: | 2021-08-06 |
| 發(fā)明(設(shè)計)人: | 樸埈賢;金成煥;申暻周;任祥旭;崔良和 | 申請(專利權(quán))人: | 三星顯示有限公司 |
| 主分類號: | G09G3/3266 | 分類號: | G09G3/3266 |
| 代理公司: | 北京德琦知識產(chǎn)權(quán)代理有限公司 11018 | 代理人: | 于會玲;康泉 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 柵極 驅(qū)動器 | ||
1.一種柵極驅(qū)動器,包括被配置為輸出多個柵極輸出信號的多個級,其特征在于,每個級包括:
第一輸入電路,被配置為接收來自先前級中的一個的先前柵極輸出信號或垂直啟動信號作為輸入信號,并且響應(yīng)于第一時鐘信號將所述輸入信號施加于第一節(jié)點;
第二輸入電路,被配置為響應(yīng)于所述第一節(jié)點的電壓將所述第一時鐘信號施加于第二節(jié)點;
第一輸出電路,被配置為響應(yīng)于所述第一節(jié)點的電壓將柵極輸出信號控制為第一邏輯電平;
第二輸出電路,被配置為響應(yīng)于所述第二節(jié)點的電壓將所述柵極輸出信號控制為第二邏輯電平;以及
漏電流阻擋電路,被配置為響應(yīng)于所述第一節(jié)點的電壓將對應(yīng)于所述第一邏輯電平的第一功率電壓施加于所述第一輸入電路。
2.根據(jù)權(quán)利要求1所述的柵極驅(qū)動器,其中,所述第一輸入電路包括:
第一輸入晶體管,包括被配置為接收所述第一時鐘信號的柵電極、被配置為接收所述輸入信號的第一電極以及連接至第三節(jié)點的第二電極;以及
第二輸入晶體管,包括被配置為接收所述第一時鐘信號的柵電極、連接至所述第三節(jié)點的第一電極以及連接至所述第一節(jié)點的第二電極。
3.根據(jù)權(quán)利要求2所述的柵極驅(qū)動器,其中,所述漏電流阻擋電路包括:
第一阻擋晶體管,包括連接至所述第一節(jié)點的柵電極、被配置為接收所述第一功率電壓的第一電極以及連接至所述第三節(jié)點的第二電極。
4.根據(jù)權(quán)利要求1所述的柵極驅(qū)動器,其中,每個級進(jìn)一步包括:
穩(wěn)定電路,被配置為響應(yīng)于所述第二節(jié)點的電壓和第二時鐘信號穩(wěn)定所述柵極輸出信號,并且
其中,所述穩(wěn)定電路包括:
第一穩(wěn)定晶體管,包括連接至所述第二節(jié)點的柵電極、被配置為接收第二功率電壓的第一電極以及連接至第四節(jié)點的第二電極;
第二穩(wěn)定晶體管,包括連接至所述第二節(jié)點的柵電極、連接至所述第四節(jié)點的第一電極,以及第二電極;以及
第三穩(wěn)定晶體管,包括被配置為接收所述第二時鐘信號的柵電極、連接至所述第二穩(wěn)定晶體管的第二電極的第一電極以及連接至所述第一節(jié)點的第二電極。
5.根據(jù)權(quán)利要求4所述的柵極驅(qū)動器,其中,所述漏電流阻擋電路包括:
第一阻擋晶體管,包括連接至所述第一節(jié)點的柵電極、被配置為接收所述第一功率電壓的第一電極以及連接至所述第四節(jié)點的第二電極。
6.根據(jù)權(quán)利要求4所述的柵極驅(qū)動器,其中,所述第一輸出電路包括:
第一輸出晶體管,包括被配置為接收所述第一節(jié)點的電壓的柵電極、被配置為接收所述第二時鐘信號的第一電極以及連接至輸出端子的第二電極,所述柵極輸出信號輸出至所述輸出端子,并且
其中,所述第二輸出電路包括:
第二輸出晶體管,包括連接至所述第二節(jié)點的柵電極、被配置為接收第三功率電壓的第一電極以及連接至所述輸出端子的第二電極,
其中,所述第三功率電壓高于所述第二功率電壓,并且
其中,所述第一輸出晶體管的第一寬長比小于所述第二輸出晶體管的第二寬長比。
7.根據(jù)權(quán)利要求4所述的柵極驅(qū)動器,其中,所述第二輸出電路包括:
第三輸出晶體管,包括連接至所述第二節(jié)點的柵電極、被配置為接收所述第二功率電壓的第一電極以及連接至第五節(jié)點的第二電極;以及
第四輸出晶體管,包括連接至所述第二節(jié)點的柵電極、連接至所述第五節(jié)點的第一電極以及連接至輸出端子的第二電極,所述柵極輸出信號輸出至所述輸出端子。
8.根據(jù)權(quán)利要求7所述的柵極驅(qū)動器,其中,所述漏電流阻擋電路包括:
第一阻擋晶體管,包括連接至所述第一節(jié)點的柵電極、接收所述第一功率電壓的第一電極以及連接至所述第五節(jié)點的第二電極。
9.根據(jù)權(quán)利要求1所述的柵極驅(qū)動器,其中,每個級進(jìn)一步包括:
負(fù)載減少電路,連接在所述第一輸入電路與所述第一輸出電路之間并且被配置為防止所述第一節(jié)點的電壓增加到所述第一功率電壓之上。
10.一種柵極驅(qū)動器,包括被配置為輸出多個柵極輸出信號和多個進(jìn)位信號的多個級,其特征在于,每個級包括:
第一輸入電路,被配置為接收來自先前級中的一個的先前進(jìn)位信號或垂直啟動信號作為輸入信號,并且響應(yīng)于第一時鐘信號將所述輸入信號施加于第一節(jié)點;
第二輸入電路,被配置為響應(yīng)于所述第一節(jié)點的電壓將所述第一時鐘信號施加于第二節(jié)點;
第一輸出電路,被配置為響應(yīng)于所述第一節(jié)點的電壓將柵極輸出信號控制為第一邏輯電平;
第二輸出電路,被配置為響應(yīng)于所述第二節(jié)點的電壓將所述柵極輸出信號控制為第二邏輯電平;
第一進(jìn)位輸出電路,被配置為響應(yīng)于所述第一節(jié)點的電壓將進(jìn)位信號控制為所述第一邏輯電平;
第二進(jìn)位輸出電路,被配置為響應(yīng)于所述第二節(jié)點的電壓將所述進(jìn)位信號控制為所述第二邏輯電平;以及
漏電流阻擋電路,被配置為響應(yīng)于所述進(jìn)位信號將所述進(jìn)位信號施加于所述第一輸入電路。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于三星顯示有限公司,未經(jīng)三星顯示有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710025980.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





