[發明專利]PDSCH和PDCCH的疊加編碼有效
| 申請號: | 201680087352.2 | 申請日: | 2016-08-12 |
| 公開(公告)號: | CN109417428B | 公開(公告)日: | 2020-03-20 |
| 發明(設計)人: | 阿娜伊德·羅伯特·薩法維;布蘭尼斯拉夫·波波維奇;阿爾伯托·杰賽普·佩羅蒂 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | H04J11/00 | 分類號: | H04J11/00;H04L27/34 |
| 代理公司: | 北京同立鈞成知識產權代理有限公司 11205 | 代理人: | 王茜;臧建明 |
| 地址: | 518129 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | pdsch pdcch 疊加 編碼 | ||
1.一種用于無線通信系統(500)的發送設備,所述發送設備(100)包括:
處理器(102),被配置為:
獲得第一比特序列(B1),所述第一比特序列(B1)包括尋址用于至少一個接收設備(300)的第一控制信息(C1),其中所述第一控制信息(C1)與物理下行鏈路控制信道PDCCH或增強型物理下行鏈路控制信道ePDCCH有關;
獲得第二比特序列(B2),所述第二比特序列(B2)包括尋址用于所述至少一個接收設備(300)的第一數據信息(D1);
將所述第一比特序列(B1)和所述第二比特序列(B2)疊加成第一疊加符號序列(S1),其中所述第一比特序列(B1)和所述第二比特序列(B2)被聯合地映射到分量星座圖符號中,所述分量星座圖符號進一步被使用半正交多址SOMA以不同功率比進行疊加,以獲得所述第一疊加符號序列(S1);
發送器(104),被配置為:
在無線資源中將所述第一疊加符號序列(S1)發送給所述至少一個接收設備(300)。
2.根據權利要求1所述的發送設備(100),其中,所述發送器(104)被配置為:
在所述無線資源的傳輸時間間隔的開始處發送所述第一疊加符號序列(S1)。
3.根據權利要求1或2所述的發送設備(100),其中,所述第一控制信息(C1)和所述第一數據信息(D1)尋址用于第一接收設備(300a)。
4.根據權利要求1或2所述的發送設備(100),其中,所述第一控制信息(C1)尋址用于第一接收設備(300a),所述第一數據信息(D1)尋址用于第二接收設備(300b),其中所述至少一個接收設備(300)包括所述第一接收設備(300a)和所述第二接收設備(300b)。
5.根據權利要求1或2所述的發送設備(100),其中,所述第一比特序列(B1)的碼率低于所述第二比特序列(B2)的碼率。
6.一種用于無線通信系統(500)的接收設備,所述接收設備(300)包括:
接收器(302),被配置為:
接收第一疊加符號序列(S1),所述第一疊加符號序列(S1)包括第一比特序列(B1)和第二比特序列(B2),其中,所述第一比特序列(B1)包括第一控制信息(C1),所述第二比特序列(B2)包括第一數據信息(D1),其中所述第一比特序列(B1)和所述第二比特序列(B2)被聯合地映射到分量星座圖符號中,所述分量星座圖符號進一步被使用半正交多址SOMA以不同功率比進行疊加,以獲得所述第一疊加符號序列(S1);
處理器(304),被配置為:
解碼所述第一疊加符號序列(S1)以獲得所述第一比特序列(B1),其中,所述第一比特序列(B1)包括所述第一控制信息(C1),其中所述第一控制信息(C1)與物理下行鏈路控制信道PDCCH或增強型物理下行鏈路控制信道ePDCCH有關。
7.根據權利要求6所述的接收設備(300),其中,所述處理器(304)被配置為:
基于所述第一比特序列(B1)消除所述第一疊加符號序列(S1)中的干擾,以便獲得第一干擾消除疊加符號序列(S1’);
基于所述第一控制信息(C1)解碼所述第一干擾消除疊加符號序列(S1’),以便獲得包括所述第一數據信息(D1)的所述第二比特序列(B2)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201680087352.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:集成電路校準架構
- 下一篇:無線基站裝置和無線通信方法





