[發明專利]用于使傳感器和處理器對接的系統和方法有效
| 申請號: | 201680054711.4 | 申請日: | 2016-07-27 |
| 公開(公告)號: | CN108027793B | 公開(公告)日: | 2021-12-07 |
| 發明(設計)人: | A·米洛塔;M(K-L)·李;W·K·基爾;J·B·林 | 申請(專利權)人: | 應美盛股份有限公司 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38 |
| 代理公司: | 中國專利代理(香港)有限公司 72001 | 代理人: | 蔣駿;申屠偉進 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 傳感器 處理器 對接 系統 方法 | ||
1.一種傳感器系統,包括:
數據宿部分,包括數據宿處理器;
數據源部分,包括用于從至少一個傳感器接收輸出的數據源處理器以及一個或多個命令先入先出(FIFO)緩沖器和一個或多個數據先入先出(FIFO)緩沖器;
接口,耦合所述數據宿部分和所述數據源部分;以及
硬件抽象層,由至少一個接口管理器實現以通過將數據宿處理器通信從硬件無關格式轉換為硬件相關格式來提供所述數據源部分的抽象化,
其中所述處理器通信包括要由所述傳感器執行的命令,所述命令被存儲在所述命令先入先出(FIFO)緩沖器中,并且由所述命令所請求的由所述傳感器輸出的數據被放在所述數據先入先出(FIFO)緩沖器中,并且
其中所述數據宿部分訪問所述命令先入先出(FIFO)緩沖器以路由傳感器命令和/或訪問所述數據先入先出(FIFO)緩沖器以路由傳感器數據。
2.如權利要求1所述的傳感器系統,進一步包括應用處理器以針對請求傳感器數據的應用處理傳感器數據。
3.如權利要求1所述的傳感器系統,其中,所述硬件抽象層將數據源部分通信從硬件相關格式轉換為硬件無關格式。
4.如權利要求1所述的傳感器系統,其中,所述接口管理器被實現在所述數據宿部分和所述數據源部分中的至少一個中。
5.如權利要求4所述的傳感器系統,進一步包括多個數據源部分,其中,所述接口耦合所述數據宿部分和所述多個數據源部分,并且其中所述數據宿部分接口管理器提供所述多個數據源部分的抽象化。
6.如權利要求1所述的傳感器系統,進一步包括多個數據宿部分,其中,所述接口耦合所述數據源部分和所述多個數據宿部分。
7.如權利要求1所述的傳感器系統,其中,所述數據宿部分的至少一個處理資源在存儲在所述命令緩沖器中的至少一個命令之后以省電模式操作。
8.如權利要求7所述的傳感器系統,其中,所述數據源部分進一步包括至少一個數據緩沖器,并且其中所述數據源部分使用中斷以指示在所述數據緩沖器中的傳感器數據的可獲得性并且激活所述數據宿部分的所述至少一個處理資源。
9.如權利要求1所述的傳感器系統,其中,所述數據源部分使用中斷以指示所述數據緩沖器中的傳感器數據的可用性。
10.如權利要求1所述的傳感器系統,其中,所述數據源部分包括多個緩沖器并且其中所述多個緩沖器中的至少兩個被分配不同的優先級。
11.如權利要求10所述的傳感器系統,其中,所述多個緩沖器中的所述至少兩個是數據緩沖器并且其中所述數據源部分使用不同的中斷以指示所述數據緩沖器中的傳感器數據的可用性。
12.如權利要求1所述的傳感器系統,其中,所述數據源部分和所述數據宿部分之間的通信被分組。
13.如權利要求12所述的傳感器系統,其中,通過所述接口路由的分組包括所述數據宿部分和所述數據源部分中的一個內的邏輯目的地地址。
14.如權利要求1所述的傳感器系統,其中,所述數據源處理器和所述至少一個傳感器被集成到單個封裝中。
15.如權利要求14所述的傳感器系統,其中所述至少一個傳感器是運動傳感器。
16.如權利要求1所述的傳感器系統,其中,所述數據源部分包括多個傳感器,并且其中,所述數據源處理器執行傳感器融合操作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于應美盛股份有限公司,未經應美盛股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201680054711.4/1.html,轉載請聲明來源鉆瓜專利網。





