[發(fā)明專利]串行化發(fā)射機(jī)有效
| 申請(qǐng)?zhí)枺?/td> | 201680007016.2 | 申請(qǐng)日: | 2016-01-11 |
| 公開(kāi)(公告)號(hào): | CN107210743B | 公開(kāi)(公告)日: | 2022-01-04 |
| 發(fā)明(設(shè)計(jì))人: | A·S·費(fèi)德勒 | 申請(qǐng)(專利權(quán))人: | 微軟技術(shù)許可有限責(zé)任公司 |
| 主分類號(hào): | H03K19/00 | 分類號(hào): | H03K19/00;H03K19/0185 |
| 代理公司: | 上海專利商標(biāo)事務(wù)所有限公司 31100 | 代理人: | 陳小剛;陳斌 |
| 地址: | 美國(guó)華*** | 國(guó)省代碼: | 暫無(wú)信息 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 串行 發(fā)射機(jī) | ||
在串行化發(fā)射機(jī)的各實(shí)施例中,串行化發(fā)射機(jī)包括N個(gè)復(fù)用驅(qū)動(dòng)單元(200),每一復(fù)用驅(qū)動(dòng)單元被配置成生成從輸入數(shù)據(jù)信號(hào)(DA,DB)和多相位時(shí)鐘信號(hào)(CLK0?CLK6)導(dǎo)出的輸出脈沖序列,并且每一復(fù)用驅(qū)動(dòng)單元(200)包括具有第一和第二輸入(E,J)以及輸出(OUT)的脈沖控制的推挽式輸出驅(qū)動(dòng)器(206)。每一復(fù)用驅(qū)動(dòng)單元(200)進(jìn)一步包括:具有耦合到脈沖控制的推挽式輸出驅(qū)動(dòng)器(206)的第一輸入的輸出(E)的第一M:1脈沖發(fā)生復(fù)用器(202);以及具有耦合到脈沖控制的推挽式輸出驅(qū)動(dòng)器(206)的第二輸入的輸出(J)的第二M:1脈沖發(fā)生復(fù)用器(204),其中第一和第二M:1脈沖發(fā)生復(fù)用器中的每一者具有從時(shí)鐘輸入到脈沖發(fā)生復(fù)用器的輸出(E,J)的三個(gè)或更少門延遲。
技術(shù)領(lǐng)域
本發(fā)明涉及一種串行化發(fā)射機(jī)。
背景技術(shù)
用于跨短距離(諸如在同一電路板上從芯片到芯片)高速傳送大量數(shù)據(jù)的常規(guī)高速I/O數(shù)據(jù)電路常常不勝任該任務(wù)。用于許多工業(yè)標(biāo)準(zhǔn)I/O接口的規(guī)范是在幾乎十年前擬出的,并且是嘗試滿足各種各樣的設(shè)計(jì)需求的通用設(shè)計(jì),而沒(méi)有針對(duì)任一設(shè)計(jì)來(lái)優(yōu)化。
發(fā)明內(nèi)容
提供本概述以便以簡(jiǎn)化的形式介紹以下在詳細(xì)描述中進(jìn)一步描述的一些概念。本概述并不旨在標(biāo)識(shí)所要求保護(hù)主題的關(guān)鍵特征或必要特征,也不旨在用于限制所要求保護(hù)主題的范圍。此外,所要求保護(hù)的主題不限于解決在本公開(kāi)的任一部分中所提及的任何或所有缺點(diǎn)的實(shí)現(xiàn)。
在串行化發(fā)射機(jī)的各實(shí)施例中,串行化發(fā)射機(jī)包括一個(gè)或多個(gè)復(fù)用驅(qū)動(dòng)單元,每一復(fù)用驅(qū)動(dòng)單元生成從輸入數(shù)據(jù)信號(hào)和多相位時(shí)鐘信號(hào)導(dǎo)出的輸出脈沖序列。復(fù)用驅(qū)動(dòng)單元中的每一者包括具有第一和第二輸入以及輸出的脈沖控制的推挽式輸出驅(qū)動(dòng)器。復(fù)用驅(qū)動(dòng)單元中的每一者還包括:第一M:1(其中M是2或更大)脈沖發(fā)生復(fù)用器,所述第一M:1脈沖發(fā)生復(fù)用器具有耦合到所述脈沖控制的推挽式輸出驅(qū)動(dòng)器的第一輸入的輸出,并且在所述輸出處生成第一中間脈沖序列;以及第二M:1脈沖發(fā)生復(fù)用器,所述第二M:1脈沖發(fā)生復(fù)用器具有耦合到所述脈沖控制的推挽式輸出驅(qū)動(dòng)器的第二輸入的輸出,并且在所述輸出處生成第二中間脈沖序列,其中所述第一和第二M:1脈沖發(fā)生復(fù)用器中的每一者具有從時(shí)鐘輸入到所述脈沖發(fā)生復(fù)用器的輸出的三個(gè)或更少門延遲。
在其他實(shí)施例中,從并行數(shù)據(jù)串行化并傳送串行數(shù)據(jù)包括:將至少兩個(gè)推挽式輸出驅(qū)動(dòng)器的輸出耦合在一起;使用第一反饋控制環(huán)路來(lái)控制這兩個(gè)推挽式輸出驅(qū)動(dòng)器的源電阻;使用CMOS邏輯門基于多相位時(shí)鐘信號(hào)和并行數(shù)據(jù)來(lái)為每一推挽式輸出驅(qū)動(dòng)器生成上拉脈沖序列和下拉脈沖序列以控制輸出驅(qū)動(dòng)器。
附圖說(shuō)明
參考以下附圖描述了串行化發(fā)射機(jī)的各實(shí)施例。可在全文中對(duì)附圖中所示的類似特征和組件的標(biāo)記使用相同的編號(hào):
圖1示出了根據(jù)一個(gè)或多個(gè)實(shí)施例的高速差分串行化發(fā)射機(jī)的示例。
圖2示出根據(jù)一個(gè)或多個(gè)實(shí)施例的復(fù)用驅(qū)動(dòng)單元(MDU)的示例。
圖3示出根據(jù)一個(gè)或多個(gè)實(shí)施例的用四個(gè)MDU實(shí)現(xiàn)的串行化發(fā)射機(jī)的示例。
圖4示出根據(jù)一個(gè)或多個(gè)實(shí)施例的MDU的功能性和時(shí)序的示例。
圖5示出了根據(jù)一個(gè)或多個(gè)實(shí)施例的具有去加重和供電電流負(fù)載平衡的8:1差分串行化發(fā)射機(jī)的示例。
圖6示出了根據(jù)串行化發(fā)射機(jī)的一個(gè)或多個(gè)實(shí)施例的下拉驅(qū)動(dòng)電阻和去加重控制電路。
圖7示出了根據(jù)一個(gè)或多個(gè)實(shí)施例的串行化發(fā)射機(jī)的示例方法。
具體實(shí)施方式
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于微軟技術(shù)許可有限責(zé)任公司,未經(jīng)微軟技術(shù)許可有限責(zé)任公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201680007016.2/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 上一篇:一種汽車搖窗電機(jī)
- 下一篇:一種坐具
- 串行式內(nèi)存的直接執(zhí)行系統(tǒng)及方法
- 模塊化對(duì)象串行化體系結(jié)構(gòu)
- 用于高速數(shù)據(jù)輸入/輸出的半導(dǎo)體存儲(chǔ)器件
- 對(duì)串行信號(hào)進(jìn)行測(cè)試的數(shù)據(jù)處理設(shè)備及方法
- 一種串行總線式條碼解碼芯片以及條碼解碼裝置
- 一種串行總線式條碼解碼芯片以及條碼解碼裝置
- 通用串行總線主機(jī)、設(shè)備及信息傳輸方法
- 串行閃存控制器、串行閃存及其執(zhí)行的方法
- 一種微控制器的串行接口與仿真調(diào)試接口復(fù)用方法及裝置
- 信號(hào)傳輸系統(tǒng)
- 一種對(duì)發(fā)射機(jī)進(jìn)行控制的方法、系統(tǒng)和發(fā)射機(jī)控制箱
- 一種時(shí)間同步方法、裝置及系統(tǒng)
- 無(wú)線充電系統(tǒng)中的接收機(jī)移除檢測(cè)
- 基于變采樣率的復(fù)雜電磁環(huán)境時(shí)域信號(hào)模擬方法
- 一種節(jié)能環(huán)保的電線電纜識(shí)別儀
- 一種脈沖電纜帶電識(shí)別儀
- 一種節(jié)能環(huán)保的電線電纜識(shí)別儀
- 一種地下管線探測(cè)儀
- 紅外無(wú)線耳機(jī)
- 減低發(fā)射掃描接收機(jī)中發(fā)射機(jī)過(guò)載的方法和裝置





