[實用新型]抑制暗計數的單光子計數電路有效
| 申請號: | 201620045355.7 | 申請日: | 2016-01-18 |
| 公開(公告)號: | CN205333203U | 公開(公告)日: | 2016-06-22 |
| 發明(設計)人: | 張鈺;胡萬鵬;衛振奇 | 申請(專利權)人: | 杭州電子科技大學 |
| 主分類號: | G01J11/00 | 分類號: | G01J11/00 |
| 代理公司: | 杭州君度專利代理事務所(特殊普通合伙) 33240 | 代理人: | 杜軍 |
| 地址: | 310018 浙*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 抑制 暗計 光子 計數 電路 | ||
1.抑制暗計數的單光子計數電路,包括第一MOS管MN1、第二MOS管MN2、 第三MOS管MN3、第四MOS管MN4、第五MOS管MP1、電容C1、A/D轉換器、 處理器和計數器,其特征在于:所述第五MOS管MP1和第一MOS管MN1的柵 極均連接信號輸入端IN,第五MOS管MP1的漏極連接電源電壓VDD;所述第 一MOS管MN1的漏極與第五MOS管MP1的源極及第二MOS管的柵極相連;第 一MOS管MN1的源極接地,第一MOS管MN1和第五MOS管MP1構成CMOS反相 器;所述電容C1的一端接電源電壓VDD,另一端接第三MOS管MN3的漏極, 第三MOS管MN3的源極接第二MOS管的漏極,第二MOS管MN2的源極接地; 所述第三MOS管MN3的柵極接信號CLK;第四MOS管MN4的漏極和源極分別接 在電容C2的兩端,第四MOS管MN4的柵極接復位信號RESET;第二MOS管MN2 的漏極作為輸出端口OUT1,輸出端口OUT1連接到A/D轉換器;所述A/D轉換 器的輸出端OUT2連接處理器U;所述處理器的輸出端OUT3連接計數器Q。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州電子科技大學,未經杭州電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201620045355.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種輸送帶反彈力測量裝置
- 下一篇:一種數字化環境噪聲測量儀





