[發明專利]一種通信信號處理系統在審
| 申請號: | 201611262859.5 | 申請日: | 2016-12-30 |
| 公開(公告)號: | CN106656231A | 公開(公告)日: | 2017-05-10 |
| 發明(設計)人: | 王玉巧;趙宇峰;劉軍鋒;郭長勇;張永春 | 申請(專利權)人: | 黃河科技學院 |
| 主分類號: | H04B1/18 | 分類號: | H04B1/18 |
| 代理公司: | 北京華仲龍騰專利代理事務所(普通合伙)11548 | 代理人: | 李靜 |
| 地址: | 450000 河南省*** | 國省代碼: | 河南;41 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 通信 信號 處理 系統 | ||
技術領域
本發明涉及通信領域,具體是一種通信信號處理系統。
背景技術
隨著信息技術的發展,信號采集和處理用于各個領域,特別是通信領域,沒有信號的采集處理就談不上通信,現有的很多通信信號處理系統都使用大規模集成電路實現,一方面成本較高,另一方面穩定性、信號的處理效率都比較低。
發明內容
本發明的目的在于提供一種低成本、高效率的通信信號處理系統,以解決上述背景技術中提出的問題。
為實現上述目的,本發明提供如下技術方案:
一種通信信號處理系統,包括信號采集模塊、PC104總線和控制模塊,所述信號采集模塊通過PC104總線連接控制模塊,信號采集模塊包括依次相連接的信號調理電路、多通道選擇開關、A/D轉換器和FPGA模塊,信號調理電路輸入端輸入模擬信號,所述控制模塊包括與CPU相連接的鍵盤接口和顯示接口;所述信號調理電路包括電阻R0、電容C1、二極管VD1、電阻R1和芯片U1,芯片U1由U1A和U1B兩部分組成,所述電阻R0一端分別連接電容C4和電阻R7,電阻R7另一端分別連接電容C4另一端、電阻R3和U1A引腳2,電阻R3另一端分別連接電阻R4和U1A引腳1,U1A引腳4接地,U1A引腳8分別連接電源VCC和電阻R1,電阻R1另一端分別連接U1A引腳3、UAB引腳5、電阻R2、電容C2、二極管VD2正極、電容C1、電阻R0另一端和模擬信號,電容C1另一端分別連接二極管VD2負極、電容C2另一端和電阻R2另一端并接地,所述U1B引腳6分別連接電阻R4另一端和電阻R5,電阻R5另一端分別連接U1B引腳7和二極管VD1正極,二極管VD1負極分別連接電阻R6、電容C3和多通道選擇開關,電阻R6另一端連接電容C3另一端并接地,所述芯片U1型號為MAX4451。
作為本發明進一步的方案:所述FPGA模塊采用芯片EP3C25F256C7N。
作為本發明進一步的方案:所述信號采集模塊上采用芯片74LVH162245對電平進行轉換,調整電氣特性,完成由TTL電平向LVTTL電平的轉換,并增強驅動能力,給FPGA模塊供電。
作為本發明進一步的方案:所述A/D轉換器采用2片ADG508A并行控制模擬信號的輸入,實現對16路信號的實時采集。
作為本發明再進一步的方案:所述CPU采用英特爾凌動N455處理器。
與現有技術相比,本發明的有益效果是:本發明實現了用戶對信號的實時采集和處理,信號采集模塊的所有控制功能由FPGA模塊來完成,大大減少電路板的器件數量,同時降低了系統成本,提高系統的可靠性。
附圖說明
圖1為通信信號處理系統的電路結構框圖。
圖2為通信信號處理系統中信號調理電路的電路圖。
具體實施方式
下面將結合本發明實施例中的附圖,對本發明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發明一部分實施例,而不是全部的實施例。基于本發明中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其他實施例,都屬于本發明保護的范圍。
請參閱圖1~2,本發明實施例中,一種通信信號處理系統,包括信號采集模塊、PC104總線和控制模塊,所述信號采集模塊通過PC104總線連接控制模塊,信號采集模塊包括依次相連接的信號調理電路、多通道選擇開關、A/D轉換器和FPGA模塊,信號調理電路輸入端輸入模擬信號,所述控制模塊包括與CPU相連接的鍵盤接口和顯示接口;所述信號調理電路包括電阻R0、電容C1、二極管VD1、電阻R1和芯片U1,芯片U1由U1A和U1B兩部分組成,所述電阻R0一端分別連接電容C4和電阻R7,電阻R7另一端分別連接電容C4另一端、電阻R3和U1A引腳2,電阻R3另一端分別連接電阻R4和U1A引腳1,U1A引腳4接地,U1A引腳8分別連接電源VCC和電阻R1,電阻R1另一端分別連接U1A引腳3、UAB引腳5、電阻R2、電容C2、二極管VD2正極、電容C1、電阻R0另一端和模擬信號,電容C1另一端分別連接二極管VD2負極、電容C2另一端和電阻R2另一端并接地,所述U1B引腳6分別連接電阻R4另一端和電阻R5,電阻R5另一端分別連接U1B引腳7和二極管VD1正極,二極管VD1負極分別連接電阻R6、電容C3和多通道選擇開關,電阻R6另一端連接電容C3另一端并接地,所述芯片U1型號為MAX4451。
FPGA模塊采用芯片EP3C25F256C7N。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于黃河科技學院,未經黃河科技學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611262859.5/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:通信節點和網關設備
- 下一篇:一種手機卡座的制備方法





