[發(fā)明專利]一種基于相位自同步技術(shù)的多路時鐘調(diào)節(jié)方法有效
| 申請?zhí)枺?/td> | 201611203361.1 | 申請日: | 2016-12-23 |
| 公開(公告)號: | CN106844864B | 公開(公告)日: | 2021-03-26 |
| 發(fā)明(設(shè)計)人: | 趙輝;劉潔;劉軍峰;馬偉;龔科 | 申請(專利權(quán))人: | 西安空間無線電技術(shù)研究所 |
| 主分類號: | G06F30/30 | 分類號: | G06F30/30;G06F30/396 |
| 代理公司: | 中國航天科技專利中心 11009 | 代理人: | 陳鵬 |
| 地址: | 710100 陜*** | 國省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 相位 同步 技術(shù) 時鐘 調(diào)節(jié) 方法 | ||
1.一種基于相位自同步技術(shù)的多路時鐘調(diào)節(jié)方法,其特征在于,包括步驟如下:
一、利用壓控晶體振蕩器提供差分信號作為系統(tǒng)工作時鐘,系統(tǒng)工作時鐘經(jīng)過PCB路徑傳輸給差分帶通濾波器;使用差分帶通濾波器將差分時鐘信號頻點外的雜波濾除,再將差分時鐘信號傳遞給時鐘電路模塊;
二、根據(jù)狀態(tài)控制字,利用時鐘電路模塊的分頻模塊對時鐘信號頻率進行調(diào)整,保證n路輸出信號頻率滿足設(shè)定的時鐘頻點要求;其中,n為正整數(shù);
三、根據(jù)狀態(tài)控制字,利用時鐘電路模塊的相位同步模塊對n路時鐘輸出信號進行相位同步初調(diào),使得n路輸出時鐘信號的初始相位一致,并將獲得的n路同步時鐘信號發(fā)送至n通道模數(shù)轉(zhuǎn)換器,作為模數(shù)轉(zhuǎn)換器的采樣時鐘;
四、利用信號源產(chǎn)生一路模擬信號,使用功分器將該路模擬信號進行功分,轉(zhuǎn)換為陣列信號所需的n路模擬信號,發(fā)送給n通道模數(shù)轉(zhuǎn)換器作為被采集信號;
五、利用n通道模數(shù)轉(zhuǎn)換器,根據(jù)步驟三中獲得的n路同步時鐘信號對步驟四中獲得的n路模擬信號進行數(shù)據(jù)采集編碼,完成模數(shù)轉(zhuǎn)換,將采集后的數(shù)據(jù)傳遞至FPGA芯片進行數(shù)據(jù)緩存;并利用FPGA芯片對采集數(shù)據(jù)的頻譜進行分析,通過比對n通道被采集信號的相位關(guān)系,得到n個時鐘通道間的相對相位值;
六、以步驟五中獲得的其中任意一個通道采集數(shù)據(jù)的相位作為基準,將其余n-1通道的采集數(shù)據(jù)相位與作為基準的通道的采集數(shù)據(jù)相位做差值運算,獲得n-1個相位差值σ1~σn-1;
七、分別取σ1/β~σn-1/β的整數(shù)值,將獲得的n-1個整數(shù)值按照時鐘電路模塊內(nèi)部的時延調(diào)整表進行比對,確認n-1個通道對應(yīng)的調(diào)整量;其中,β為時鐘電路模塊調(diào)節(jié)最小值;
八、通過FPGA芯片與時鐘電路模塊預(yù)留的反饋通道,將n-1個通道號、及n-1通道的相應(yīng)的調(diào)整量大小反饋至?xí)r鐘電路模塊;時鐘電路模塊根據(jù)通道號、調(diào)整量對相應(yīng)的通道進行時延調(diào)整;
所述步驟四中產(chǎn)生的n路模擬信號在相位上一致;
所述FPGA芯片的型號為XC5VFX130T。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于西安空間無線電技術(shù)研究所,未經(jīng)西安空間無線電技術(shù)研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611203361.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





