[發明專利]一種基于二乘二取二架構的五線制道岔驅動系統有效
| 申請號: | 201611074624.3 | 申請日: | 2016-11-29 |
| 公開(公告)號: | CN106740992B | 公開(公告)日: | 2019-01-08 |
| 發明(設計)人: | 何天添;吳磊;陳亮;李衛娟;季志均;包莉;林偉欣;李海海;李新新;徐曼 | 申請(專利權)人: | 卡斯柯信號有限公司 |
| 主分類號: | B61L5/06 | 分類號: | B61L5/06 |
| 代理公司: | 上海科盛知識產權代理有限公司 31225 | 代理人: | 應小波 |
| 地址: | 200070 上海市閘北區*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 二乘二取二 架構 五線制 道岔 驅動 系統 | ||
1.一種基于二乘二取二架構的五線制道岔驅動系統,其特征在于,包括聯鎖下位機IPS、聯鎖維護臺SDM、五線制道岔驅動模塊PDDM5和全電子通信模塊EIOCOM2,所述的五線制道岔驅動模塊PDDM5、全電子通信模塊EIOCOM2、聯鎖下位機IPS依次連接,所述的全電子通信模塊EIOCOM2與聯鎖維護臺SDM連接;
所述的五線制道岔驅動模塊PDDM5通過聯鎖下位機IPS獲取道岔驅動命令,控制五線制道岔中的允許繼電器和方向繼電器的吸起和落下,驅動道岔向規定方向轉動,同時待道岔轉動到位后采集道岔的表示信息;
所述的五線制道岔驅動模塊PDDM5設有支持一組五線制道岔的驅動模塊和表示信息采集模塊,并帶有對自身模塊上的安全器件進行周期性檢測的檢測模塊;
所述的五線制道岔驅動模塊PDDM5還包括依次連接的FPGA和CPU,所述的驅動模塊包括分別與FPGA連接的允許繼電器、方向繼電器、繼電器驅動電源,所述的CPU與全電子通信模塊EIOCOM2連接;
所述的FPGA周期性地對允許繼電器、方向繼電器、繼電器驅動電源狀態進行采樣,并分別發給CPU,CPU通過繼電器驅動電源狀態和允許方向繼電器狀態來判斷板卡狀態,然后進行二乘二取二比較得到最終的板卡狀態;所述的CPU通過全電子通信模塊EIOCOM2將板卡狀態發送給聯鎖維護臺SDM;
所述的五線制道岔驅動模塊PDDM5還包括分別與允許繼電器、方向繼電器、繼電器驅動電源和FPGA連接的隔離模塊,當允許繼電器、方向繼電器或繼電器驅動電源發生異常的時候,隔離模塊斷開繼電器供電;所述的五線制道岔驅動模塊PDDM5還包括與隔離模塊連接的熔絲模塊,當所述的隔離模塊故障或板卡出現影響安全性的異常情況時,熔絲模塊將燒斷板卡熔絲,將板卡導向安全態。
2.根據權利要求1所述的一種基于二乘二取二架構的五線制道岔驅動系統,其特征在于,所述的聯鎖下位機IPS、全電子通信模塊EIOCOM2和五線制道岔驅動模塊PDDM5均為二乘二取二的安全冗余系統。
3.根據權利要求1所述的一種基于二乘二取二架構的五線制道岔驅動系統,其特征在于,所述的FPGA和CPU均采用雙機熱備冗余。
4.根據權利要求1所述的一種基于二乘二取二架構的五線制道岔驅動系統,其特征在于,當從所述的聯鎖下位機IPS中收到無效的驅動命令時,所述的五線制道岔驅動模塊PDDM5將不驅動道岔。
5.根據權利要求1所述的一種基于二乘二取二架構的五線制道岔驅動系統,其特征在于,所述的五線制道岔驅動模塊PDDM5會周期性地采集道岔表示狀態,并通過全電子通信模塊EIOCOM2將道岔表示信息發送給聯鎖下位機IPS以及聯鎖維護臺SDM。
6.根據權利要求1所述的一種基于二乘二取二架構的五線制道岔驅動系統,其特征在于,所述的聯鎖維護臺SDM具有將收到監測信息保存以及故障報警功能。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于卡斯柯信號有限公司,未經卡斯柯信號有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611074624.3/1.html,轉載請聲明來源鉆瓜專利網。





