[發(fā)明專利]一種帶Retimer的PCIEIOBOX及其熱插拔方法在審
申請?zhí)枺?/td> | 201611016117.4 | 申請日: | 2016-11-18 |
公開(公告)號: | CN106776421A | 公開(公告)日: | 2017-05-31 |
發(fā)明(設計)人: | 劉東洋 | 申請(專利權)人: | 鄭州云海信息技術有限公司 |
主分類號: | G06F13/40 | 分類號: | G06F13/40 |
代理公司: | 濟南舜源專利事務所有限公司37205 | 代理人: | 張建成 |
地址: | 450000 河南省鄭州市*** | 國省代碼: | 河南;41 |
權利要求書: | 查看更多 | 說明書: | 查看更多 |
摘要: | |||
搜索關鍵詞: | 一種 retimer pcieiobox 及其 熱插拔 方法 | ||
技術領域
本發(fā)明涉及服務器板卡,具體涉及一種帶Retimer的PCIE IOBOX及其熱插拔方法。
背景技術
在多路高端服務器的設計中,PCIE信號走線一般要通過計算板到背板,在背板經(jīng)過一定的距離后的才能到達IOBOX,在IOBOX轉(zhuǎn)接后最終到達PCIE設備。PCIE作為高速信號,隨著鏈路長度的增加,信號中的高頻分量會急劇損耗,這會導致信號幅度和上升沿的退化、信號帶寬的降低,引起碼間干擾從而導致眼圖的閉合及抖動增加,最終在接收端產(chǎn)生誤碼。另外,傳統(tǒng)熱插拔方案采用PCA9555作為熱插拔控制器和按鍵開關作為觸發(fā)設備,成本高,電路復雜,插拔不便。
發(fā)明內(nèi)容
為解決上述問題,本發(fā)明提供一種帶Retimer的PCIE IOBOX及其熱插拔方法,本發(fā)明應用于purely平臺高端8路服務器中,實現(xiàn)對計算板到PCIE IOBOX的PCIE信號優(yōu)化同時,還可簡單方便實現(xiàn)熱插拔PCIE設備。
本發(fā)明的技術方案是:一種帶Retimer的PCIE IOBOX,包括:高速連接器、插槽X16 Slot、Retimer芯片;所述Retimer芯片分別與高速連接器、插槽X16 Slot連接;Retimer芯片與插槽X16 Slot之間連線的節(jié)點連接有上拉電阻。
進一步地,所述Retimer芯片采用89HT0832P型號的Retimer芯片。
一種權利要求1所述帶Retimer的PCIE IOBOX的熱插拔方法,
熱插入過程控制方法為:當PCIE設備沒有插入插槽X16 Slot時,插槽X16 Slot的在位信號為高,此時Retimer芯片的端口復位信號一直有效;當PCIE設備插入插槽X16 Slot時,插槽X16 Slot的在位信號下拉,Retimer芯片的端口復位的PIN狀態(tài)變?yōu)榈停瑥臀恍盘枱o效,此時對PCIE設備進行初始化和驅(qū)動加載,使PCIE設備能正常工作;
熱移除過程控制方法為:當PCIE設備從插槽X16 Slot移除時,Retimer芯片的下行端口檢測不到PCIE設備,Retimer芯片通知上行設備進行處理,同時Retimer芯片的端口復位的PIN狀態(tài)變?yōu)楦撸藭rRetimer芯片的端口復位信號有效。
進一步地,PCIE設備熱移除后,鏈路中PCIE信號的發(fā)送端處于待機狀態(tài),接收端處于高阻狀態(tài)。
本發(fā)明提供的帶Retimer的PCIE IOBOX及其熱插拔方法,解決了PCIE鏈路太長導致高頻分量損耗太大引起的信號幅度和上升沿的退化、信號帶寬的降低,引起碼間干擾問題;Retimer芯片可以根據(jù)解析PCIE協(xié)議在鏈路訓練過程中自動調(diào)節(jié)自身參數(shù),具有調(diào)試簡單的優(yōu)點;采用PCIE設備的在位信號作為控制Retimer芯片的端口復位PIN,最終實現(xiàn)熱插拔的過程,無需傳統(tǒng)熱插拔方案的控制信號,成本低,操作便捷,提升產(chǎn)品競爭力。
附圖說明
圖1是本發(fā)明具體實施例邏輯框圖。
圖中,1-高速連接器,2-Retimer芯片,3-插槽X16 Slot,R1-上拉電阻。
具體實施方式
下面結合附圖并通過具體實施例對本發(fā)明進行詳細闡述,以下實施例是對本發(fā)明的解釋,而本發(fā)明并不局限于以下實施方式。
如圖1所示,本發(fā)明提供的帶Retimer的PCIE IOBOX,包括高速連接器1、插槽X16 Slot3、Retimer芯片2。Retimer芯片2分別與高速連接器1、插槽X16 Slot3連接;Retimer芯片2與插槽X16 Slot3之間連線的節(jié)點連接有上拉電阻R1。高速連接器1與背板相連,計算板的PCIE信號通過背板連接器到PCIE IOBOX。
Retimer芯片2采用89HT0832P型號的Retimer芯片2。Retimer芯片2優(yōu)化PCIE信號的參數(shù)RXEQ(接收端均衡參數(shù))和TXEQ(發(fā)送端參數(shù)),可以根據(jù)PCIE 規(guī)范自動調(diào)節(jié)。在熱插拔設計過程中,用INVPR_N來反轉(zhuǎn)Retimer芯片2的端口復位PIN使其高有效,同時在插槽X16 Slot3的在位信號增加上拉,然后把二者連接到一起,實現(xiàn)熱插拔。
熱插入過程:當PCIE設備沒有插入插槽X16 Slot3時,插槽X16 Slot3的在位信號為高,此時Retimer芯片2的端口復位信號一直有效;當PCIE設備插入插槽X16 Slot3時,插槽X16 Slot3的在位信號下拉,Retimer芯片2的端口復位的PIN狀態(tài)變?yōu)榈停瑥臀恍盘枱o效,此時對PCIE設備進行初始化和驅(qū)動加載,使PCIE設備能正常工作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鄭州云海信息技術有限公司,未經(jīng)鄭州云海信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611016117.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 一種帶Retimer的PCIEIOBOX及其熱插拔方法
- 一種用于PCIe信號機箱外部傳輸?shù)腞etimer板卡
- 一種配置Retimer芯片的通信系統(tǒng)以及通信方法
- 基于Retimer的通用計算模塊與異構計算模塊的適配裝置及方法
- 一種HGX-2的Retimer固件燒錄方法及相關裝置
- 一種Retimer芯片的兼容性電路
- 一種兼容雙向傳輸?shù)腞etimer轉(zhuǎn)接卡電路設計
- 帶PCIe retimer的鏈路狀態(tài)診斷系統(tǒng)及方法
- 一種Retimer轉(zhuǎn)接卡的在位檢測方法及服務器系統(tǒng)
- 一種基于BIOS的Retimer卡帶寬配置方法、裝置及設備