[發明專利]處理器間共享內存實現方法在審
| 申請號: | 201610988419.1 | 申請日: | 2016-11-10 |
| 公開(公告)號: | CN108073544A | 公開(公告)日: | 2018-05-25 |
| 發明(設計)人: | 張穎 | 申請(專利權)人: | 張穎 |
| 主分類號: | G06F15/167 | 分類號: | G06F15/167 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 113000 遼寧省撫*** | 國省代碼: | 遼寧;21 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 處理器 共享內存 獨立內存 訪問共享內存 數據傳輸效率 處理器設計 單個處理器 可編程邏輯 操作流程 單處理器 共享數據 系統合并 通信 檢查 | ||
1.處理器間共享內存實現方法,其特征在于包括以下步驟:
根據選定使用的處理器準備相應的單處理器條件下的設計方案,以保證此設計在單處理條件下正常運行;
基于上述處理器設計方案進行擴展,通過添加一個可編程邏輯IC和一個共享內存,將多個單個處理器系統合并為一個含有多個處理器的系統;
每個處理器對應一個獨立內存,使用從處理器內存起始地址開始至內存起始地址加上獨立內存容量結束這一范圍的地址訪問獨立內存;
所有處理器共用一個共享內存,使用從處理器內存起始地址加上獨立內存容量開始至處理器內存起始地址加上獨立內存容量再加上共享內存容量結束這一范圍的地址訪問共享內存;
可編程邏輯IC根據上述地址范圍,切換選擇使用處理器對應的獨立內存或是共享內存;
當處理器需要訪問共享內存時,通過檢查一個選取的GPIO引腳的電平高低來判斷共享內存是否已被占用,如果沒被占用,則改變GPIO引腳電平狀態后再對共享內存進行操作,操作結束后,處理器恢復GPIO引腳的默認電平;
通過添加一個可編程邏輯IC和一個共享內存,將多個單個處理器系統合并為一個含有多個處理器的系統為:
添加一個可定制的可編程邏輯IC;
將可編程邏輯IC插入到處理器于內存之間,即可編程邏輯IC與每一個處理器和內存相連,處理器與內存不再直接相連;
添加一個容量為S
從每個處理器P
經過上述擴展,將n個單個處理器系統合并為1個含有n個處理器的系統。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于張穎,未經張穎許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610988419.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種8051處理器實現多核互聯SOC
- 下一篇:一種多處理器通信裝置及方法





