[發明專利]單粒子瞬態脈沖寬度測量電路、集成電路和電子設備有效
| 申請號: | 201610972295.8 | 申請日: | 2016-10-31 |
| 公開(公告)號: | CN106569042B | 公開(公告)日: | 2019-07-26 |
| 發明(設計)人: | 宿曉慧;羅家俊;韓鄭生;劉海南;郝樂;李欣欣 | 申請(專利權)人: | 中國科學院微電子研究所 |
| 主分類號: | G01R29/02 | 分類號: | G01R29/02;H03K19/0948 |
| 代理公司: | 北京華沛德權律師事務所 11302 | 代理人: | 房德權 |
| 地址: | 100029 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 鎖存電路 延遲 單粒子瞬態脈沖 寬度測量電路 輸入端 待測信號 輸出端連接 輸入端連接 第一級 輸出端 單粒子瞬態脈沖信號 輸入端接入 信號輸出端 電子設備 翻轉驅動 寬度測量 電脈沖 前一級 翻轉 集成電路 | ||
1.一種單粒子瞬態脈沖寬度測量電路,其特征在于,包括待測信號輸入端、鎖存電路和多級延遲鎖存電路;
所述鎖存電路的輸入端與所述待測信號輸入端連接;
所述多級延遲鎖存電路中的第一級延遲鎖存電路的第一輸入端與所述待測信號輸入端連接,所述第一級延遲鎖存電路的第二輸入端與所述鎖存電路的輸出端連接;在所述多級延遲鎖存電路中,從第二級延遲鎖存電路開始,每級延遲鎖存電路的兩個輸入端分別與前一級延遲鎖存電路的兩個輸出端連接;
其中,在所述待測信號輸入端接入待測單粒子瞬態脈沖信號后,所述鎖存電路發生翻轉,進而,所述鎖存電路驅動所述多級延遲鎖存電路順次發生翻轉,將所述鎖存電路的輸出端和所述多級延遲鎖存電路中各個延遲鎖存電路的輸出端作為所述單粒子瞬態脈沖寬度測量電路的信號輸出端。
2.如權利要求1所述的單粒子瞬態脈沖寬度測量電路,其特征在于,所述鎖存電路為兩輸入RS鎖存器,所述兩輸入RS鎖存器的置位輸入端與所述待測信號輸入端連接。
3.如權利要求1所述的單粒子瞬態脈沖寬度測量電路,其特征在于,所述延遲鎖存電路包括延遲子電路和鎖存子電路。
4.如權利要求3所述的單粒子瞬態脈沖寬度測量電路,其特征在于,所述第一級延遲鎖存電路的延遲子電路的輸入端與所述待測信號輸入端連接,所述第一級延遲鎖存電路的延遲子電路的輸出端與所述第一級延遲鎖存電路的鎖存子電路的第一輸入端連接,所述第一級延遲鎖存電路的鎖存子電路的第二輸入端與所述鎖存電路的輸出端連接;
從第二級延遲鎖存電路開始,每級延遲鎖存電路的延遲子電路的輸入端與前一級延遲鎖存電路的延遲子電路的輸出端連接,每級延遲鎖存電路的延遲子電路的輸出端與該級延遲鎖存電路的鎖存子電路的第一輸入端連接,每級延遲鎖存電路的鎖存子電路的第二輸入端與前一級延遲鎖存電路的鎖存子電路的輸出端連接;
其中,將所述鎖存電路的輸出端和所述多級延遲鎖存電路中各個鎖存子電路的輸出端作為所述單粒子瞬態脈沖測量電路的信號輸出端。
5.如權利要求3所述的單粒子瞬態脈沖寬度測量電路,其特征在于,所述第一級延遲鎖存電路的延遲子電路的輸出延遲小于所述鎖存電路的輸出延遲,從第二級延遲鎖存電路開始,每級延遲鎖存電路的延遲子電路的輸出延遲小于上一級延遲鎖存電路的鎖存子電路的輸出延遲。
6.如權利要求1所述的單粒子瞬態脈沖寬度測量電路,其特征在于,所述鎖存電路的復位端和所有延遲鎖存電路的復位端接入同一復位信號。
7.如權利要求1所述的單粒子瞬態脈沖寬度測量電路,其特征在于,所述延遲鎖存電路的鎖存子電路為三輸入RS鎖存器。
8.一種集成電路,其特征在于,包括如權利要求1-7中任一權利要求所述的單粒子瞬態脈沖寬度測量電路。
9.一種電子設備,其特征在于,包括如權利要求8所述的集成電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國科學院微電子研究所,未經中國科學院微電子研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610972295.8/1.html,轉載請聲明來源鉆瓜專利網。





