[發(fā)明專利]一種空間環(huán)境下集成電路閂鎖保護(hù)系統(tǒng)及方法有效
| 申請(qǐng)?zhí)枺?/td> | 201610940601.X | 申請(qǐng)日: | 2016-10-25 |
| 公開(公告)號(hào): | CN106655078B | 公開(公告)日: | 2018-09-11 |
| 發(fā)明(設(shè)計(jì))人: | 王少軍;馬寧;李攀;劉大同;彭宇;彭喜元 | 申請(qǐng)(專利權(quán))人: | 哈爾濱工業(yè)大學(xué) |
| 主分類號(hào): | H02H3/06 | 分類號(hào): | H02H3/06;H02H3/08;H02H9/02 |
| 代理公司: | 哈爾濱市松花江專利商標(biāo)事務(wù)所 23109 | 代理人: | 楊立超 |
| 地址: | 150001 黑龍*** | 國省代碼: | 黑龍江;23 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 空間 環(huán)境 集成電路 保護(hù) 系統(tǒng) 方法 | ||
1.一種空間環(huán)境下集成電路閂鎖保護(hù)系統(tǒng),包括FPGA芯片以及多電源供電集成電路,其特征在于,還包括多路電源限流電路,其中:
所述多路電源限流電路包括至少一個(gè)多路電源限流單元;所述多路電源限流單元包括限流芯片以及MOS管;
所述多電源供電集成電路包括與所述多路電源限流單元個(gè)數(shù)對(duì)應(yīng)的至少一個(gè)電源;
所述MOS管的柵極與所述FPGA芯片的MOS管控制端連接,用于根據(jù)從所述MOS管控制端的控制信號(hào)進(jìn)行開啟或關(guān)斷;所述MOS管的源極與所述限流芯片的電壓輸入端連接;所述MOS管的漏極與所述限流芯片的電壓輸出端連接;
所述限流芯片具有電壓輸入端、電壓輸出端、使能端以及過流信號(hào)輸出端;所述電壓輸入端與外部電源連接;所述電壓輸出端與所述多電源供電集成電路的電壓輸入端連接,所述使能端與所述FPGA芯片的限流使能控制端連接,用于控制與所述限流芯片對(duì)應(yīng)的電源上電;所述過流信號(hào)輸出端與FPGA芯片的過流處理端連接。
2.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述FPGA芯片包括多路電源監(jiān)控模塊以及至少一個(gè)輸入信號(hào)處理模塊,所述輸入信號(hào)處理模塊具有過流處理端,且與所述限流芯片的過流信號(hào)輸出端對(duì)應(yīng)連接;所述多路電源監(jiān)控模塊用于執(zhí)行如下步驟:
復(fù)位步驟,在接收到復(fù)位信號(hào)后,關(guān)斷MOS管和限流芯片,將用于表征第i路電源等待時(shí)間的等待時(shí)間數(shù)組time[i]其中的i設(shè)置為1,將用于表征電源上電后已等待時(shí)間的計(jì)時(shí)變量count的值設(shè)置為0;
上電步驟,根據(jù)集成電路的上電順序,控制第i路多路電源限流單元的MOS管導(dǎo)通,以使第i路電源上電,并使count由0開始每個(gè)時(shí)鐘周期加1,當(dāng)count的值大于time[i]的值時(shí),對(duì)第i+1路電源進(jìn)行上電,直到全部N路電源上電;
上電判斷步驟,根據(jù)集成電路啟動(dòng)成功的標(biāo)志信號(hào)判斷系統(tǒng)是否上電成功,如果上電失敗,則執(zhí)行復(fù)位步驟;如果上電成功,則進(jìn)入監(jiān)控狀態(tài),使能各路限流芯片,在各路限流芯片均進(jìn)入工作狀態(tài)后,關(guān)斷各路的MOS管,并檢測(cè)各路限流芯片的過流信號(hào);
過流判斷步驟,若過流信號(hào)有效,則表示電源電流異常,則執(zhí)行復(fù)位步驟;若過流信號(hào)無效,則表示電源電流正常,繼續(xù)保持監(jiān)控狀態(tài)。
3.根據(jù)權(quán)利要求2所述的系統(tǒng),其特征在于,所述輸入信號(hào)處理模塊用于濾波以及采沿,以剔除輸入信號(hào)的毛刺。
4.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述限流芯片為TPS2553芯片。
5.根據(jù)權(quán)利要求2所述的系統(tǒng),其特征在于,所述上電步驟中,所述控制第i路多路電源限流單元的MOS管導(dǎo)通,以使第i路電源上電的具體過程為:
所述多路電源監(jiān)控模塊通過控制輸入信號(hào)處理模塊的MOS管控制端,控制第i路多路電源限流單元的MOS管導(dǎo)通,從而使限流芯片輸入輸出短接,以使第i路電源上電。
6.一種空間環(huán)境下集成電路閂鎖保護(hù)方法,其特征在于,包括如下步驟:
復(fù)位步驟,在接收到復(fù)位信號(hào)后,關(guān)斷MOS管和限流芯片,將用于表征等待事件的等待時(shí)間數(shù)組time[i]其中的i初始化為1,將用于表征電源上電后已等待時(shí)間的計(jì)時(shí)變量count的值設(shè)置為0;
上電步驟,根據(jù)集成電路的上電順序,控制第i路多路電源限流單元的MOS管導(dǎo)通,以使第i路電源上電,并使count由0開始每個(gè)時(shí)鐘周期加1,當(dāng)count的值大于time[i]的值時(shí),對(duì)第i+1路電源進(jìn)行上電,直到全部N路電源上電;
上電判斷步驟,根據(jù)集成電路啟動(dòng)成功的標(biāo)志信號(hào)判斷系統(tǒng)是否上電成功,如果上電失敗,則執(zhí)行復(fù)位步驟;如果上電成功,則進(jìn)入監(jiān)控狀態(tài),使能各路限流芯片,在各路限流芯片均進(jìn)入工作狀態(tài)后,關(guān)斷各路的MOS管,并檢測(cè)各路限流芯片的過流信號(hào);
過流判斷步驟,若過流信號(hào)有效,則表示電源電流異常,則執(zhí)行復(fù)位步驟;若過流信號(hào)無效,則表示電源電流正常,繼續(xù)保持監(jiān)控狀態(tài)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于哈爾濱工業(yè)大學(xué),未經(jīng)哈爾濱工業(yè)大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610940601.X/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 環(huán)境服務(wù)系統(tǒng)以及環(huán)境服務(wù)事業(yè)
- 環(huán)境控制裝置、環(huán)境控制方法、環(huán)境控制程序及環(huán)境控制系統(tǒng)
- 環(huán)境檢測(cè)終端和環(huán)境檢測(cè)系統(tǒng)
- 環(huán)境調(diào)整系統(tǒng)、環(huán)境調(diào)整方法及環(huán)境調(diào)整程序
- 環(huán)境估計(jì)裝置和環(huán)境估計(jì)方法
- 用于環(huán)境艙的環(huán)境控制系統(tǒng)及環(huán)境艙
- 車輛環(huán)境的環(huán)境數(shù)據(jù)處理
- 環(huán)境取樣動(dòng)力頭、環(huán)境取樣方法
- 環(huán)境艙環(huán)境控制系統(tǒng)
- 環(huán)境檢測(cè)儀(環(huán)境貓)





