[發(fā)明專利]觸發(fā)器電路在審
| 申請?zhí)枺?/td> | 201610936105.7 | 申請日: | 2016-11-01 |
| 公開(公告)號(hào): | CN107046413A | 公開(公告)日: | 2017-08-15 |
| 發(fā)明(設(shè)計(jì))人: | 黃睿夫 | 申請(專利權(quán))人: | 聯(lián)發(fā)科技股份有限公司 |
| 主分類號(hào): | H03K3/3562 | 分類號(hào): | H03K3/3562 |
| 代理公司: | 北京萬慧達(dá)知識(shí)產(chǎn)權(quán)代理有限公司11111 | 代理人: | 白華勝,王蕊 |
| 地址: | 中國臺(tái)灣新竹市*** | 國省代碼: | 臺(tái)灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 觸發(fā)器 電路 | ||
1.一種觸發(fā)器電路,包含:
D型觸發(fā)器,根據(jù)數(shù)據(jù)信號(hào)與門控時(shí)鐘信號(hào)產(chǎn)生輸出信號(hào);以及
門控控制器,接收原始時(shí)鐘信號(hào),比較該輸出信號(hào)與該數(shù)據(jù)信號(hào),其中如果該輸出信號(hào)等于該數(shù)據(jù)信號(hào),該門控控制器維持該門控時(shí)鐘信號(hào)在固定邏輯位,且其中如果該輸出信號(hào)不同于該數(shù)據(jù)信號(hào),該門控控制器使用該原始時(shí)鐘信號(hào)作為該門控時(shí)鐘信號(hào)。
2.如權(quán)利要求1所述的觸發(fā)器電路,其特征在于,該固定邏輯位是邏輯高或邏輯低。
3.一種觸發(fā)器電路,包含:
D型觸發(fā)器,根據(jù)數(shù)據(jù)信號(hào)與門控時(shí)鐘信號(hào)產(chǎn)生輸出信號(hào);以及
門控控制器,接收原始時(shí)鐘信號(hào),比較該輸出信號(hào)與該數(shù)據(jù)信號(hào),其中如果該輸出信號(hào)等于該數(shù)據(jù)信號(hào),該門控控制器維持該門控時(shí)鐘信號(hào)在固定邏輯位,且其中如果該輸出信號(hào)不同于該數(shù)據(jù)信號(hào),該門控控制器使用該原始時(shí)鐘信號(hào)作為該門控時(shí)鐘信號(hào);
其中該門控控制器包含比較電路與雙時(shí)鐘相位鎖存器。
4.如權(quán)利要求3所述的觸發(fā)器電路,其特征在于,該比較電路包含:
第一反相器,其中該第一反相器包含輸入端來接收該數(shù)據(jù)信號(hào),及輸出端耦接到第一節(jié)點(diǎn);
第一傳輸門,根據(jù)該第一節(jié)點(diǎn)的電壓選擇性通過反相輸出信號(hào)給第二節(jié)點(diǎn);以及
第二傳輸門,根據(jù)該數(shù)據(jù)信號(hào)選擇性通過該輸出信號(hào)給該第二節(jié)點(diǎn)。
5.如權(quán)利要求4所述的觸發(fā)器電路,其特征在于,該雙時(shí)鐘相位鎖存器包含:
第二反相器,其中該第二反相器包含輸入端來接收該原始時(shí)鐘信號(hào),以及輸出端耦接到第三節(jié)點(diǎn);
第三反相器,其中該第三反相器包含輸入端耦接到該第三節(jié)點(diǎn),以及輸出端耦接到第四節(jié)點(diǎn);以及
第三傳輸門,根據(jù)該第三節(jié)點(diǎn)的電壓選擇性通過該第二節(jié)點(diǎn)的電壓給第五節(jié)點(diǎn)。
6.如權(quán)利要求5所述的觸發(fā)器電路,其特征在于,該雙時(shí)鐘相位鎖存器更包含:
第四反相器,其中該第四反相器包含輸入端耦接到該第五節(jié)點(diǎn),以及輸出端耦接到第六節(jié)點(diǎn);
第七晶體管,其中該第七晶體管包含控制端耦接到第六節(jié)點(diǎn),第一端耦接到供電電壓,以及第二端耦接到第七節(jié)點(diǎn);
第八晶體管,其中該第八晶體管包含控制端耦接到該第三節(jié)點(diǎn),第一端耦接到該第七節(jié)點(diǎn),以及第二端耦接到該第五節(jié)點(diǎn);
第九晶體管,其中該第九晶體管包含控制端耦接到該第四節(jié)點(diǎn),第一端耦接到該第五節(jié)點(diǎn),以及第二端耦接到第八節(jié)點(diǎn);以及
第十晶體管,其中該第十晶體管包含控制端耦接到該第六節(jié)點(diǎn),第一端耦接到該第八節(jié)點(diǎn),以及第二端耦接到地電壓。
7.如權(quán)利要求6所述的觸發(fā)器電路,其特征在于,該第七晶體管與該第八晶體管為PMOS晶體管且該第九晶體管與該第十晶體管為NMOS晶體管。
8.如權(quán)利要求6所述的觸發(fā)器電路,其特征在于,該雙時(shí)鐘相位鎖存器更包含:
第十一晶體管,其中該第十一晶體管包含控制端耦接到該第四節(jié)點(diǎn),第一端耦接到該供電電壓,以及第二端耦接到第九節(jié)點(diǎn);
第十二晶體管,其中該第十二晶體管包含控制端來接收測試使能信號(hào),第一端耦接到該供電電壓,以及第二端耦接到第十節(jié)點(diǎn);
第十三晶體管,其中該第十三晶體管包含控制端耦接到該第六節(jié)點(diǎn),第一端耦接到該第十節(jié)點(diǎn),以及第二端耦接到該第十節(jié)點(diǎn);
第十四晶體管,其中該第十四晶體管包含控制端耦接到該第四節(jié)點(diǎn),第一端耦接到該第九節(jié)點(diǎn),以及第二端耦接到第十一節(jié)點(diǎn);
第十五晶體管,其中該第十五晶體管包含控制端耦接到該第六節(jié)點(diǎn),第一端耦接到該第十一節(jié)點(diǎn),以及第二端耦接到該地電壓;
第十六晶體管,其中該第十六晶體管包含控制來接收該測試使能信號(hào),第一端耦接到該第十一節(jié)點(diǎn),以及第二端耦接到該地電壓;以及
第五反相器,其中該第五反相器包含輸入端耦接到該第九節(jié)點(diǎn),以及輸出端來輸出該門控時(shí)鐘信號(hào)。
9.如權(quán)利要求8所述的觸發(fā)器電路,其特征在于,該第十一晶體管,該第十二晶體管,該第十三晶體管為PMOS晶體管,該第十四晶體管,該第十五晶體管,該第十六晶體管為NMOS晶體管。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于聯(lián)發(fā)科技股份有限公司,未經(jīng)聯(lián)發(fā)科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610936105.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





