[發明專利]一種信號生成方法和裝置有效
| 申請號: | 201610889787.0 | 申請日: | 2016-10-11 |
| 公開(公告)號: | CN107918443B | 公開(公告)日: | 2020-04-24 |
| 發明(設計)人: | 蔣建平 | 申請(專利權)人: | 深圳市中興微電子技術有限公司 |
| 主分類號: | G06F1/08 | 分類號: | G06F1/08;G06F1/24 |
| 代理公司: | 北京天昊聯合知識產權代理有限公司 11112 | 代理人: | 彭瑞欣;張天舒 |
| 地址: | 518055 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 信號 生成 方法 裝置 | ||
本發明實施例公開了一種信號生成裝置,所述信號生成裝置與芯片主系統弱耦合,所述裝置包括:時鐘復位處理單元、配置信號發生單元、信號生成單元、輸出單元,其中,所述時鐘復位處理單元,用于控制所述信號生成裝置的配置和管理;所述配置信號發生單元,用于生成控制信號,所述控制信號包括:時鐘控制信號、和/或復位控制信號;所述信號生成單元,用于接收輸入的參考信號,根據所述控制信號和所述參考信號生成輸出信號;所述輸出模塊,用于輸出所述輸出信號至所述芯片主系統。本發明實施例同時還公開了一種信號生成方法。
技術領域
本發明涉及微電子技術領域,尤其涉及一種信號生成方法和裝置。
背景技術
隨著微電子技術向納電子技術的快速發展,芯片集成度和復雜度越來越高。為了滿足系統芯片更高的主頻和更高的數據處理能力,以及終端芯片更低的功耗和更小的有效面積,對于芯片的時鐘和復位設計要求越來越高。
現有技術在芯片中,根據芯片外部的參考時鐘輸入到芯片內的鎖相環、時鐘關斷器件和時鐘分頻器中,產生芯片各個子系統的工作時鐘;復位信號通過外部復位信號輸入到芯片內部,根據功能模塊實際需要,配置產生芯片各個模塊的復位信號。鎖相環的配置參數、時鐘關斷的使能控制信號、時鐘分頻參數和復位配置信號都是通過芯片主處理器或片外處理器提供。隨著芯片集成度越來越高,芯片場景模式越來越多,時鐘和復位的配置信息和變化模式也越來越多。芯片的功能復雜度越高會使芯片主處理器或片處理器出現工作異常的可能性提高,從而導致芯片的時鐘和復位配置產生異常,影響芯片的功能穩定性。
發明內容
為解決現有存在的技術問題,本發明提供一種信號生成方法和裝置,解決了芯片主系統時鐘復位穩定性低和不可控制的問題。
本發明的技術方案是這樣實現的:
一種信號生成裝置,所述信號生成裝置與芯片主系統弱耦合,所述裝置包括:時鐘復位處理單元、配置信號發生單元、信號生成單元、輸出單元,其中,
所述時鐘復位處理單元,用于控制所述信號生成裝置的配置和管理;
所述配置信號發生單元,用于生成控制信號,所述控制信號包括:時鐘控制信號、和/或復位控制信號;
所述信號生成單元,用于接收輸入的參考信號,根據所述控制信號和所述參考信號生成輸出信號;
所述輸出模塊,用于輸出所述輸出信號至所述芯片主系統。
進一步地,所述控制信號包括時鐘控制信號和/或復位控制信號;
當所述控制信號包括時鐘控制信號時,所述信號生成單元,具體用于接收輸入的時鐘參考信號,將所述時鐘參考信號進行倍頻處理,根據倍頻處理后的時鐘參考信號和所述時鐘控制信號生成輸出信號;
當所述控制信號包括復位控制信號時,所述信號生成單元,具體用于接收輸入的復位參考信號,根據所述復位參考信號和所述復位控制信號生成輸出信號;
當所述控制信號包括時鐘控制信號和復位控制信號時,所述信號生成單元,具體用于接收輸入的時鐘參考信號和復位參考信號,將所述時鐘參考信號進行倍頻處理,根據倍頻處理后的時鐘參考信號和所述時鐘控制信號生成輸出信號,根據所述復位參考信號和所述復位控制信號生成輸出信號。
進一步地,所述時鐘控制信號包括:0或者1;
當所述時鐘控制信號為1時,所述輸出信號為時鐘信號,當所述時鐘控制信號為0時,所述輸出信號為時鐘關斷信號;
所述復位控制信號包括:0或者1;
當所述復位控制信號為1時,所述輸出信號為復位釋放信號,當所述復位控制信號為0時,所述輸出信號為復位信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市中興微電子技術有限公司,未經深圳市中興微電子技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610889787.0/2.html,轉載請聲明來源鉆瓜專利網。





