[發明專利]陣列處理器中簇內存儲并行訪問局部優先交換電路有效
| 申請號: | 201610837727.4 | 申請日: | 2016-09-21 |
| 公開(公告)號: | CN106547707B | 公開(公告)日: | 2019-03-05 |
| 發明(設計)人: | 山蕊;蔣林;鄧軍勇;劉有耀;李雪婷;吳進;楊博文 | 申請(專利權)人: | 西安郵電大學 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16;G06F13/18 |
| 代理公司: | 北京易捷勝知識產權代理事務所(普通合伙) 11613 | 代理人: | 齊勝杰 |
| 地址: | 710121 陜西省*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 陣列 處理器 中簇內 存儲 并行 訪問 局部 優先 交換 電路 | ||
【權利要求書】:
下載完整專利技術內容需要扣除積分,VIP會員可以免費下載。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安郵電大學,未經西安郵電大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610837727.4/1.html,轉載請聲明來源鉆瓜專利網。





