[發(fā)明專利]片上系統(tǒng)、移動終端和用于操作片上系統(tǒng)的方法有效
| 申請?zhí)枺?/td> | 201610474274.3 | 申請日: | 2016-06-24 |
| 公開(公告)號: | CN106970864B | 公開(公告)日: | 2021-08-10 |
| 發(fā)明(設(shè)計)人: | 金載烈;林吉珍;宋陳煜;李晟在;具泫奇;咸東賢 | 申請(專利權(quán))人: | 三星電子株式會社 |
| 主分類號: | G06F11/267 | 分類號: | G06F11/267 |
| 代理公司: | 北京銘碩知識產(chǎn)權(quán)代理有限公司 11286 | 代理人: | 張川緒;王兆賡 |
| 地址: | 韓國京畿*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 系統(tǒng) 移動 終端 用于 操作 方法 | ||
1.一種片上系統(tǒng)SoC,包括:
多核處理器;
第一總線,連接到多核處理器;
第二總線,連接到多核處理器;
控制器,被配置為:經(jīng)由第二總線從處于與第一總線隔離的狀態(tài)下的多核處理器提取狀態(tài)信息,其中,狀態(tài)信息與所述SoC中的死鎖狀態(tài)相關(guān)聯(lián)。
2.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,還包括:
圖形處理單元GPU,連接到第一總線;
存儲器控制器,連接到第一總線;
其中,控制器被配置為在隔離多核處理器之后,復(fù)位GPU和存儲器控制器。
3.根據(jù)權(quán)利要求2所述的片上系統(tǒng)SoC,還包括:
存儲器,結(jié)合到第一總線,
其中,控制器被配置為在所述復(fù)位之后將提取的狀態(tài)信息存儲在存儲器中。
4.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,其中,控制器被配置為在提取狀態(tài)信息之后復(fù)位被隔離的多核處理器。
5.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,其中,第一總線被配置為在不影響狀態(tài)信息的情況下被復(fù)位。
6.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,其中:
死鎖狀態(tài)與多核處理器的至少一個核相關(guān)聯(lián);以及
控制器被配置為從所述至少一個核提取狀態(tài)信息。
7.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,其中,控制器被配置為響應(yīng)于檢測到死鎖狀態(tài)將多核處理器與第一總線隔離。
8.根據(jù)權(quán)利要求7所述的片上系統(tǒng)SoC,其中,控制器被配置為基于調(diào)試控制位的狀態(tài)來隔離多核處理器。
9.根據(jù)權(quán)利要求7所述的片上系統(tǒng)SoC,其中,控制器被配置為基于時間計數(shù)器的到期來隔離多核處理器。
10.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,還包括:
邏輯電路,結(jié)合在多核處理器與第一總線之間,
其中,控制器被配置為控制邏輯電路將多核處理器與第一總線隔離。
11.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,其中,提取的狀態(tài)信息包括存儲在多核處理器的寄存器中的堆棧指針值。
12.根據(jù)權(quán)利要求1所述的片上系統(tǒng)SoC,其中:
第二總線獨立于第一總線。
13.一種包括片上系統(tǒng)SoC的設(shè)備,包括:
SoC,包括:
處理器;
第一總線,連接到處理器;
第二總線,連接到處理器;
圖形處理單元GPU,連接到第一總線;
控制器,經(jīng)由第二總線連接到處理器,
顯示器,被配置為呈現(xiàn)經(jīng)由GPU渲染的圖像,
其中,控制器被配置為:
與經(jīng)由SoC執(zhí)行應(yīng)用相關(guān)聯(lián)地,經(jīng)由第一總線檢測影響通信的死鎖狀態(tài);
響應(yīng)于檢測到死鎖狀態(tài),經(jīng)由第二總線提取處理器的狀態(tài)信息,其中,所述狀態(tài)信息指示死鎖狀態(tài)。
14.根據(jù)權(quán)利要求13所述的設(shè)備,其中:
處理器是多核處理器;
死鎖狀態(tài)與多核處理器的至少一個核相關(guān)聯(lián);
控制器被配置為:訪問所述所述至少一個核以提取所述狀態(tài)信息。
15.根據(jù)權(quán)利要求13所述的設(shè)備,其中,處理器被配置為在不處于死鎖狀態(tài)時向時間計數(shù)器周期性地發(fā)送初始化信號。
16.根據(jù)權(quán)利要求13所述的設(shè)備,其中,控制器被配置為響應(yīng)于檢測到死鎖狀態(tài),將處理器與第一總線隔離。
17.根據(jù)權(quán)利要求16所述的設(shè)備,其中,控制器被配置為在隔離處理器之后復(fù)位第一總線。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于三星電子株式會社,未經(jīng)三星電子株式會社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610474274.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





