[發明專利]像素驅動電路以及具有像素驅動電路的顯示裝置在審
| 申請號: | 201610358425.9 | 申請日: | 2016-05-26 |
| 公開(公告)號: | CN107437401A | 公開(公告)日: | 2017-12-05 |
| 發明(設計)人: | 賴寵文;林欣樺 | 申請(專利權)人: | 鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司 |
| 主分類號: | G09G3/3225 | 分類號: | G09G3/3225 |
| 代理公司: | 深圳市賽恩倍吉知識產權代理有限公司44334 | 代理人: | 汪飛亞 |
| 地址: | 518109 廣東省深圳市*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 像素 驅動 電路 以及 具有 顯示裝置 | ||
1.一種像素驅動電路,其與三條掃描線和一條數據線電性連接;其特征在于:所述像素驅動電路包括第一晶體管、第二晶體管、第三晶體管、第四晶體管、有機發光二極管以及存儲電容;
所述第一晶體管的柵極與第一掃描線電性連接,漏極與數據線電性連接,源極通過第一結點與第二晶體管的柵極電性連接;
所述第二晶體管的漏極與所述第三晶體管的源極電性連接,源極通過第二結點與所述有機發光二極管的陽極電性連接;
所述第三晶體管的柵極與所述第三掃描線電性連接,漏極與電源線電性連接;
所述第四晶體管的柵極與所述第二掃線電性連接,漏極與所述第二結點電性連接,源極與初始電壓電性連接;
所述有機發光二極管的陽極與所述第二晶體管的源極電性連接,陰極與接地端電性連接;
所述存儲電容電性連接于所述第二晶體管的柵極和源極之間。
2.如權利要求1所述之像素驅動電路,其特征在于:所述像素驅動電路用于驅動一個像素單元在一幀時間內依次經過重置階段、電壓補償階段、寫入階段以及發光階段;所述寫入階段包括第一寫入階段和第二寫入階段;當所述驅動電路處于所述第一寫入階段,所述第一晶體管和所述第二晶體管處于導通狀態,所述第三晶體管和所述第四晶體管處于截止狀態;當所述驅動電路處于所述第二寫入階段,所述第二晶體管處于導通階段,所述第一晶體管、所述第三晶體管以及所述第四晶體管均處于截止狀態,以保持所述第二結點的電壓不變。
3.如權利要求1所述之像素驅動電路,其特征在于:所述驅動電路還包括所述寄生電容電性連接于所述有機發光二極管陰極和陽極之間。
4.如權利要求1所述之像素驅動電路,其特征在于:所述第二結點的電壓利用公式Vofs-Vth+[(Vsig-Vofs)Cs/(Cs+COLED)]計算得出;其中,Vsig為數據線的寫入電壓,Vofs為數據線的偏置電壓,Vth為所述第二晶體管的閾值電壓,Cs為所述存儲電容的容值,COLED為所述寄生電容的容值。
5.如權利要求2所述之像素驅動電路,其特征在于:所述驅動電路處于重置階段時,所述第一晶體管、所述第二晶體管、所述第三晶體管以及所述第四晶體管均處于處于導通狀態。
6.如權利要求2所述之像素驅動電路,其特征在于:所述驅動電路處于補償階段時,所述第一晶體管、所述第二晶體管以及所述第三晶體管均處于導通狀態;所述第四晶體管處于處于導通狀態。
7.如權利要求2所述之像素驅動電路,其特征在于:所述驅動電路處于發光階段時,所述第二晶體管和所述第三晶體管均處于導通狀態;所述第一晶體管和所述第四晶體管處于處于導通狀態。
8.一種顯示裝置,包括多條相互平行設置的掃描線以及多條相互平行且與所述掃描線正交設置的數據線;所述多條掃描線與所述多條數據線垂直絕緣相交,定義出多個像素單元;每個所述像素單元均對應有一個像素驅動電路;其特征在于:所述像素驅動電路為權利要求1-7中任意一項所述的像素驅動電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司,未經鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610358425.9/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:顯示裝置及動態電壓控制器
- 下一篇:手提袋(三)





