[發(fā)明專利]半導(dǎo)體封裝件在審
| 申請(qǐng)?zhí)枺?/td> | 201610326657.6 | 申請(qǐng)日: | 2016-05-17 |
| 公開(公告)號(hào): | CN106816429A | 公開(公告)日: | 2017-06-09 |
| 發(fā)明(設(shè)計(jì))人: | 趙勝熙 | 申請(qǐng)(專利權(quán))人: | 愛思開海力士有限公司 |
| 主分類號(hào): | H01L23/528 | 分類號(hào): | H01L23/528;H01L23/31;H01L25/07 |
| 代理公司: | 北京三友知識(shí)產(chǎn)權(quán)代理有限公司11127 | 代理人: | 李輝,劉久亮 |
| 地址: | 韓國(guó)*** | 國(guó)省代碼: | 暫無(wú)信息 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 半導(dǎo)體 封裝 | ||
1.一種半導(dǎo)體封裝件,該半導(dǎo)體封裝件包括:
第一管芯,所述第一管芯包括:第一芯片焊盤,所述第一芯片焊盤被設(shè)置在芯片上的第一芯片焊盤區(qū)域中;第一連接焊盤,所述第一連接焊盤被設(shè)置在位于所述第一管芯的角部處的第一連接焊盤區(qū)域中,并且與所述第一芯片焊盤區(qū)域間隔開預(yù)定距離;以及第一重分布層圖案,所述第一重分布層圖案將所述第一芯片焊盤連接到所述第一連接焊盤;
第二管芯,所述第二管芯包括:第二芯片焊盤,所述第二芯片焊盤被設(shè)置在所述芯片上的第二芯片焊盤區(qū)域中,并且在水平方向上與所述第一管芯間隔開;第二連接焊盤,所述第二連接焊盤被設(shè)置在位于所述第二管芯的角部處的第二連接焊盤區(qū)域中,并且與所述第二芯片焊盤區(qū)域間隔開預(yù)定距離;以及第二重分布層圖案,所述第二重分布層圖案將所述第二芯片焊盤連接到所述第二連接焊盤,所述第二連接焊盤區(qū)域被設(shè)置為在所述水平方向上與所述第一管芯的所述第一連接焊盤區(qū)域相鄰;
第三管芯,所述第三管芯包括:第三芯片焊盤,所述第三芯片焊盤被設(shè)置在所述芯片上的第三芯片焊盤區(qū)域中,并且在所述水平方向上與所述第二管芯間隔開預(yù)定距離;第三連接焊盤,所述第三連接焊盤被設(shè)置在位于所述第三管芯的角部處的第三連接焊盤區(qū)域中,并且與所述第三芯片焊盤區(qū)域間隔開預(yù)定距離;以及第三重分布層圖案,所述第三重分布層圖案將所述第三芯片焊盤連接到所述第三連接焊盤,所述第三連接焊盤區(qū)域被設(shè)置為在對(duì)角方向上面對(duì)所述第一管芯的所述第一連接焊盤區(qū)域;
第四管芯,所述第四管芯包括:第四芯片焊盤,所述第四芯片焊盤被設(shè)置在所述芯片上的第四芯片焊盤區(qū)域中,并且在所述水平方向上與所述第三管芯間隔開預(yù)定距離;第四連接焊盤,所述第四連接焊盤被設(shè)置在位于所述第四管芯的角部處的第四連接焊盤區(qū)域中,并且與所述第四芯片焊盤區(qū)域間隔開預(yù)定距離;以及第四重分布層圖案,所述第四重分布層圖案將所述第四芯片焊盤連接到所述第四連接焊盤,所述第四連接焊盤區(qū)域被設(shè)置為在對(duì)角方向上面對(duì)所述第二管芯的所述第二連接焊盤區(qū)域;以及
第一半導(dǎo)體芯片,所述第一半導(dǎo)體芯片被設(shè)置在所述第一管芯至所述第四管芯下方,并且在與所述第一連接焊盤區(qū)域至所述第四連接焊盤區(qū)域交疊的部分處分別電連 接到所述第一管芯至所述第四管芯。
2.根據(jù)權(quán)利要求1所述的半導(dǎo)體封裝件,其中,所述第一管芯至所述第四管芯的各個(gè)角部與所述第一半導(dǎo)體芯片的角部交疊。
3.根據(jù)權(quán)利要求1所述的半導(dǎo)體封裝件,其中,所述第一半導(dǎo)體芯片還包括硅穿孔,所述硅穿孔被設(shè)置在與所述第一連接焊盤區(qū)域至所述第四連接焊盤區(qū)域交疊的部分處。
4.根據(jù)權(quán)利要求1所述的半導(dǎo)體封裝件,其中,所述第一半導(dǎo)體芯片包括在垂直方向和所述水平方向上由與所述第一半導(dǎo)體芯片交叉的中心線劃分的四個(gè)部分,
其中,所述四個(gè)部分由位于第一象限中的第一部分、位于第二象限中的第二部分、位于第三象限中的第三部分以及位于第四象限中的第四部分組成,并且
其中,所述第一管芯至所述第四管芯分別被設(shè)置在所述第一部分至所述第四部分中。
5.根據(jù)權(quán)利要求4所述的半導(dǎo)體封裝件,其中,所述第一管芯與所述第一半導(dǎo)體芯片的所述第二部分交疊,
其中,所述第二管芯與所述第一半導(dǎo)體芯片的所述第一部分交疊,并且所述第二管芯的所述第二連接焊盤區(qū)域被設(shè)置在從設(shè)置有所述第一管芯的所述第一連接焊盤區(qū)域的位置相對(duì)于所述第一半導(dǎo)體芯片的中心旋轉(zhuǎn)90度的位置處,
其中,所述第三管芯與所述第一半導(dǎo)體芯片的所述第四部分交疊,并且所述第三管芯的所述第三連接焊盤區(qū)域被設(shè)置在從設(shè)置有所述第二管芯的所述第二連接焊盤區(qū)域的位置相對(duì)于所述第一半導(dǎo)體芯片的中心旋轉(zhuǎn)90度的位置處,并且
其中,所述第四管芯與所述第一半導(dǎo)體芯片的所述第三部分交疊,并且所述第四管芯的所述第四連接焊盤區(qū)域被設(shè)置在從設(shè)置有所述第三管芯的所述第三連接焊盤區(qū)域的位置相對(duì)于所述第一半導(dǎo)體芯片的中心旋轉(zhuǎn)90度的位置處。
6.根據(jù)權(quán)利要求1所述的半導(dǎo)體封裝件,其中,設(shè)置在所述第一管芯至所述第四管芯上的所述芯片焊盤、所述連接焊盤以及所述重分布層圖案具有相同的特征。
7.根據(jù)權(quán)利要求1所述的半導(dǎo)體封裝件,其中,所述第一芯片焊盤區(qū)域至所述第四芯片焊盤區(qū)域分別被設(shè)置在所述第一管芯至所述第四管芯的中心部分或邊緣部分處。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于愛思開海力士有限公司,未經(jīng)愛思開海力士有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610326657.6/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





