[發明專利]用于驅動低電壓差分信號驅動電路的預驅動器有效
| 申請號: | 201610319424.3 | 申請日: | 2016-05-13 |
| 公開(公告)號: | CN105763184B | 公開(公告)日: | 2019-05-14 |
| 發明(設計)人: | 李永勝 | 申請(專利權)人: | 上海兆芯集成電路有限公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175 |
| 代理公司: | 北京林達劉知識產權代理事務所(普通合伙) 11277 | 代理人: | 劉新宇 |
| 地址: | 201203 上海市浦東新*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 驅動 電壓 信號 電路 驅動器 | ||
1.一種預驅動器,其特征在于,根據數據信號和反相數據信號來驅動低電壓差分信號驅動電路,該預驅動器包括第一預驅動器電路和第二預驅動器電路,該第一預驅動器電路和該第二預驅動器電路均包括:
第一反相器,具有輸入端和輸出端,其中該第一反相器的該輸入端耦接至該第一預驅動器電路或該第二預驅動器電路的輸入節點,該第一反相器的該輸出端耦接至第一節點,其中該第一預驅動器電路的該輸入節點耦接至該數據信號,該第二預驅動器電路的該輸入節點耦接至該反相數據信號;以及
第二反相器,包括高通濾波器,其中該高通濾波器用于改善該預驅動器的高頻頻率響應,該第二反相器具有輸入端和輸出端,其中該第二反相器的該輸入端耦接至該第一節點,該第二反相器的該輸出端耦接至該第一預驅動器電路或該第二預驅動器電路的輸出節點;
其中,該第一反相器為包括CMOS晶體管的CMOS反相器,該第二反相器包括:
下拉晶體管,具有控制端、第一端以及第二端,其中該下拉晶體管的該控制端耦接至第二節點,該下拉晶體管的該第一端耦接至接地電位,而該下拉晶體管的該第二端耦接至該第一預驅動器電路或該第二預驅動器電路的該輸出節點;以及
上拉晶體管,具有控制端、第一端以及第二端,其中該上拉晶體管的該控制端耦接至第三節點,該上拉晶體管的該第一端耦接至供應電位,而該上拉晶體管的該第二端耦接至該第一預驅動器電路或該第二預驅動器電路的該輸出節點,
其中,該第二反相器的該下拉晶體管和該上拉晶體管的寬高比大于該第一反相器的CMOS晶體管的寬高比,
其中,該低電壓差分信號驅動電路包括:
第一晶體管,具有控制端、第一端以及第二端,其中該第一晶體管的該控制端耦接至該第一預驅動器電路的該輸出節點,該第一晶體管的該第一端耦接至該供應電位,而該第一晶體管的該第二端耦接至正輸出節點;
第二晶體管,具有控制端、第一端以及第二端,其中該第二晶體管的該控制端耦接至該第二預驅動器電路的該輸出節點,該第二晶體管的該第一端耦接至該供應電位,而該第二晶體管的該第二端耦接至負輸出節點;
第三晶體管,具有控制端、第一端以及第二端,其中該第三晶體管的該控制端耦接至該第一預驅動器電路的該輸出節點,該第三晶體管的該第一端耦接至接地電位,而該第三晶體管的該第二端耦接至該正輸出節點;以及
第四晶體管,具有控制端、第一端以及第二端,其中該第四晶體管的該控制端耦接至該第二預驅動器電路的該輸出節點,該第四晶體管的該第一端耦接至該接地電位,而該第四晶體管的該第二端耦接至該負輸出節點。
2.根據權利要求1所述的預驅動器,其特征在于,該高通濾波器包括:
第一電容器,耦接于該第一節點和該第二節點之間;以及
第二電容器,耦接于該第一節點和該第三節點之間。
3.根據權利要求1所述的預驅動器,其特征在于,該高通濾波器包括:
第一電感器;以及
第一電阻器,其中該第一電感器和該第一電阻器串聯耦接于該供應電位和該第二節點之間。
4.根據權利要求1所述的預驅動器,其特征在于,該高通濾波器包括:
第二電感器;以及
第二電阻器,其中該第二電感器和該第二電阻器串聯耦接于該第三節點和該接地電位之間。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海兆芯集成電路有限公司,未經上海兆芯集成電路有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610319424.3/1.html,轉載請聲明來源鉆瓜專利網。





