[發明專利]包括片上錯誤校正碼電路的存儲器件和系統有效
| 申請號: | 201610217401.1 | 申請日: | 2016-04-08 |
| 公開(公告)號: | CN106648954B | 公開(公告)日: | 2021-04-27 |
| 發明(設計)人: | 白珍浩;金壯律;樸一;李好均 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G06F11/10 | 分類號: | G06F11/10;G11C29/42 |
| 代理公司: | 北京弘權知識產權代理有限公司 11363 | 代理人: | 李少丹;許偉群 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 包括 錯誤 校正 電路 存儲 器件 系統 | ||
一種片上邏輯塊可以包括主機ECC電路,其被配置成基于主機奇偶校驗位來校正錯誤。所述片上邏輯塊可以包括存儲器ECC電路,其被配置成基于存儲器奇偶校驗位來校正錯誤。
相關申請的交叉引用
本申請要求2015年11月2日向韓國知識產權局提交的申請號為10-2015-0153101的韓國申請的優先權,其全部內容通過引用合并于此。
技術領域
各種實施例總體而言涉及一種片上邏輯塊、系統和存儲器件,并且更具體地,涉及一種包括ECC(錯誤校正碼)電路的片上邏輯塊、系統和存儲器件。
背景技術
通常,在存儲器件和系統中,ECC(錯誤校正碼)功能用于檢測和校正在儲存或讀取數據的過程中可能發生的錯誤。ECC算法可以包括漢明碼方案或BCH碼方案,所述漢明碼方案能夠校正每單位數據的1位錯誤,所述BCH碼方案能夠校正多位錯誤。ECC功能用在作為代表易失性存儲器件的DRAM和作為代表非易失性存儲器件的快閃存儲器二者中。
通常,執行ECC功能的ECC電路不僅可以產生及儲存數據位,還可以產生及儲存奇偶校驗位,通過使用奇偶校驗位來判斷要寫入或讀取的數據中是否發生錯誤,以及校正發生的錯誤??梢栽谥鳈C與存儲器件之間執行常規ECC操作。
近來,正在開發其中多個芯片層疊以形成單個存儲器件的3D存儲器件,以增加數據存儲容量。隨著這種發展,存儲器件的帶寬正在顯著增加。因此,可能有必要在存儲器件中執行ECC操作,而不管主機如何。
發明內容
在一個實施例中,可以提供一種存儲器件。所述存儲器件可以包括片上邏輯塊。所述存儲器件可以包括核心區,其被配置成儲存從片上邏輯塊輸出的數據。片上邏輯塊可以包括主機ECC電路,其被配置成執行主機側ECC操作。片上邏輯塊可以包括存儲器ECC電路,其被配置成執行存儲器側ECC操作。
在一個實施例中,可以提供一種存儲器件。所述存儲器件可以包括邏輯裸片。所述存儲器件可以包括與邏輯裸片層疊在一起的多個存儲裸片。邏輯裸片可以包括主機ECC電路,其被配置成執行主機側ECC操作。邏輯裸片可以包括存儲器ECC電路,其被配置成執行存儲器側ECC操作。
在一個實施例中,可以提供一種系統。所述系統可以包括主機以及被配置為與主機通信的存儲器件。所述存儲器件可以包括片上邏輯塊。所述存儲器件可以包括核心區,其被配置成儲存從片上邏輯塊輸出的數據。片上邏輯塊可以包括第一主機ECC電路,其被配置成執行主機側ECC操作。片上邏輯塊可以包括存儲器ECC電路,其被配置成執行存儲器側ECC操作。
在一個實施例中,可以提供片上邏輯塊。所述片上邏輯塊可以包括主機ECC電路,其被配置成基于主機奇偶校驗位來校正錯誤。所述片上邏輯塊可以包括存儲器ECC電路,其被配置成基于存儲器奇偶校驗位來校正錯誤。
附圖說明
圖1為圖示了根據一個實施例的系統的配置的示例代表的示圖。
圖2為圖示了根據一個實施例的系統的配置的示例代表的示圖。
圖3為圖示了根據一個實施例的系統的配置的示例代表的示圖。
圖4為圖示了根據一個實施例的系統的配置的示例代表的示圖。
圖5為圖示了根據一個實施例的系統的配置的示例代表的示圖。
圖6為圖示了根據一個實施例的系統的配置的示例代表的示圖。
具體實施方式
各種實施例可以針對一種片上ECC(錯誤校正碼)電路以及包括其的存儲器件和系統,所述片上ECC電路能夠執行主機側ECC操作和存儲器側ECC操作二者,以及由此可以減少要儲存在存儲器件中的奇偶校驗位的容量。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610217401.1/2.html,轉載請聲明來源鉆瓜專利網。





