[發明專利]數字鎖相環中的硬件延遲補償有效
| 申請號: | 201610192387.4 | 申請日: | 2016-03-30 |
| 公開(公告)號: | CN106027040B | 公開(公告)日: | 2019-06-04 |
| 發明(設計)人: | Q·G·金;P·H·L·M·施拉姆;K·米特里科;C·張;G·魯薩內紐;王文寶 | 申請(專利權)人: | 美高森美半導體無限責任公司 |
| 主分類號: | H03L7/099 | 分類號: | H03L7/099 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 羅婷婷 |
| 地址: | 加拿大*** | 國省代碼: | 加拿大;CA |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數字 環中 硬件 延遲 補償 | ||
【說明書】:
下載完整專利技術內容需要扣除積分,VIP會員可以免費下載。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美高森美半導體無限責任公司,未經美高森美半導體無限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610192387.4/2.html,轉載請聲明來源鉆瓜專利網。





