[發明專利]用于測試事務性執行狀態的系統有效
| 申請號: | 201610081087.9 | 申請日: | 2013-06-19 |
| 公開(公告)號: | CN105760138B | 公開(公告)日: | 2018-12-11 |
| 發明(設計)人: | R·拉吉瓦爾;B·L·托爾;K·K·賴;M·C·梅爾騰;M·G·迪克森 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F9/30 | 分類號: | G06F9/30;G06F9/38;G06F9/46;G06F11/22 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 何焜 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 測試 事務性 執行 狀態 指令 邏輯 | ||
1.一種用于測試事務性執行狀態的系統,包括:
多個處理器;
處理器互連,用于通信地耦合兩個或更多個所述處理器;以及
系統存儲器,包括動態隨機存取存儲器,通信地耦合至一個或多個所述處理器,其中一個或多個所述處理器包括:
多個多線程核,用于對多個線程進行亂序指令執行,其中一個或多個所述多線程核包括:
指令取出邏輯,用于取出一個或多個所述線程的的多個指令;
指令解碼單元,用于解碼所述指令;
寄存器重命名邏輯,用于重命名寄存器組內用于所述指令的一個或多個寄存器;
指令高速緩存,用于高速緩存待執行的一個或多個所述指令;
數據高速緩存,用于高速緩存用于所述指令的數據;
二級L2高速緩存單元,用于高速緩存一個或多個所述指令和用于所述指令的數據;
檢查點邏輯,用于響應于所述指令中用于發起包括事務性存儲器操作的事務性執行區域的第一指令,設置架構狀態的檢查點;
事務跟蹤邏輯,用于確定所述事務性執行區域的所述事務性存儲器操作是否導致沖突,其中所述事務跟蹤邏輯用于響應于確定存在沖突來調節一個或多個標志;
執行單元,用于執行所述指令中用于測試所述事務性執行區域的狀態的第二指令;以及
用于在確定不存在沖突之后原子地提交所述事務性存儲器操作或者在確定存在沖突之后回滾至設置有檢查點的架構狀態的邏輯,
其中,所述執行單元還用于確定所述第二指令是否在所述事務性執行區域的上下文之內,并且作為響應,將標志寄存器設置為指示所述第二指令在所述事務性執行區域的上下文之內的第一值。
2.如權利要求1所述的系統,其特征在于,還包括外部高速緩存,所述外部高速緩存在互連上通信地耦合至一個或多個所述處理器。
3.如權利要求1所述的系統,其特征在于,還包括加速器單元,所述加速器單元通信地耦合至一個或多個所述處理器以用于執行指定功能。
4.如權利要求3所述的系統,其特征在于,所述加速器單元包括現場可編程門陣列。
5.如權利要求1所述的系統,其特征在于,還包括至少一個通信設備,所述至少一個通信設備通信地耦合至一個或多個所述處理器。
6.如權利要求1所述的系統,其特征在于,還包括至少一個存儲設備,所述至少一個存儲設備通信地耦合至兩個或更多個所述處理器。
7.如權利要求1所述的系統,其特征在于,所述執行單元還用于將標志寄存器設置為指示所述事務性執行區域的嵌套級的值。
8.如權利要求1所述的系統,其特征在于,所述執行單元還用于將標志寄存器設置為指示所述事務性執行區域的可用內部緩沖器的數量或尺寸中至少一個的值。
9.如權利要求1所述的系統,其特征在于,所述執行單元還用于將標志寄存器設置為指示用于特定存儲器單元的事務會溢出內部緩沖器并導致所述事務性執行區域的執行中止的值。
10.如權利要求1所述的系統,其特征在于,所述執行單元還用于響應于所述檢查點邏輯和所述事務跟蹤邏輯,將標志寄存器設置為指示對特定存儲器單元的訪問會與另一個事務性執行區域的執行相沖突并且導致所述事務性執行區域的執行中止的值。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610081087.9/1.html,轉載請聲明來源鉆瓜專利網。





