[發明專利]一種嵌入式系統中時鐘信號的冗余控制方法有效
| 申請號: | 201610080286.8 | 申請日: | 2016-02-05 |
| 公開(公告)號: | CN105677518B | 公開(公告)日: | 2018-07-31 |
| 發明(設計)人: | 吳允平;李汪彪;蘇偉達;王廷銀;蔡聲鎮 | 申請(專利權)人: | 福建師范大學 |
| 主分類號: | G06F11/16 | 分類號: | G06F11/16 |
| 代理公司: | 福州君誠知識產權代理有限公司 35211 | 代理人: | 戴雨君 |
| 地址: | 350300 福建省福州市*** | 國省代碼: | 福建;35 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 嵌入式 系統 時鐘 信號 冗余 控制 方法 | ||
1.一種嵌入式系統中時鐘信號的冗余控制方法,由微處理器(101)、外部晶振信號源(102)、非易失性存儲器(103)和看門狗電路(104)組成,微處理器(101)分別和外部晶振信號源(102)、非易失性存儲器(103)、看門狗電路(104)相連,微處理器(101)內部設置有一個內部信號源(105),其特征在于:非易失性存儲器(103)有一個指定地址上一次啟動狀態;微處理器啟動過程時,微處理器首先驅動與非易失性存儲器的接口電路,讀取上一次啟動狀態數據;如果微處理器讀取的上一次啟動狀態數據為正常,就暫把上一次啟動狀態修改為異常,設定本次啟動的信號源由外部晶振信號源驅動,微處理器正常啟動后,則再把上一次啟動狀態修改寫入為正常,否則上一次啟動狀態數據為異常。
2.根據權利要求1所述的一種嵌入式系統中時鐘信號的冗余控制方法,其特征在于所述的非易失性存儲器(103),是片外獨立IC,或是集成在微處理器內部的功能單元,在非易失性存儲器(103)中有一個指定地址上一次啟動狀態,保存本系統上一次啟動時狀態。
3.根據權利要求1所述的一種嵌入式系統中時鐘信號的冗余控制方法,其特征在于所述的冗余控制方法具體步驟如下:
步驟201:終端啟動開始,執行步驟202;
步驟202:首先驅動嵌入式處理與非易失性存儲器的接口,然后讀取其中指定地址上一次啟動狀態的數據,執行步驟203;
步驟203:上一次啟動狀態是否為正常,為正常則執行步驟205,如不正常則執行步驟204;
步驟204:設置信號源來自內部信號源,由內部信號源驅動,然后執行步驟206;
步驟205:將異常寫入上一次啟動狀態,設置信號源來自片外晶振,由片外晶振驅動,然后執行步驟206;
步驟206:將正常寫入上一次啟動狀態,然后執行步驟207;
步驟207:方法結束。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于福建師范大學,未經福建師范大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610080286.8/1.html,轉載請聲明來源鉆瓜專利網。





