[發(fā)明專利]基于FPGA的LCD顯示時序獲取方法和系統(tǒng)在審
| 申請?zhí)枺?/td> | 201610066293.2 | 申請日: | 2016-01-29 |
| 公開(公告)號: | CN105741801A | 公開(公告)日: | 2016-07-06 |
| 發(fā)明(設(shè)計)人: | 卜衛(wèi)兵 | 申請(專利權(quán))人: | 深圳市美好幸福生活安全系統(tǒng)有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36 |
| 代理公司: | 深圳市華優(yōu)知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 44319 | 代理人: | 余薇 |
| 地址: | 518000 廣東省深圳市*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 fpga lcd 顯示 時序 獲取 方法 系統(tǒng) | ||
1.一種基于FPGA的LCD顯示時序獲取方法,其特征在于,包括以下步驟:
步驟S1:定義數(shù)據(jù)使能信號的極性;
步驟S2:根據(jù)所述數(shù)據(jù)使能信號的極性,確定水平同步信號和垂直同步信號的極性;
步驟S3:抓取并計算時序參數(shù);以及
步驟S4:判定所述時序參數(shù)是否滿足時序參數(shù)關(guān)系式,如果滿足,則根據(jù)獲取的所述時序參數(shù)顯示相關(guān)數(shù)據(jù)。
2.如權(quán)利要求1所述的基于FPGA的LCD顯示時序獲取方法,其特征在于,所述數(shù)據(jù)使能信號的極性包括所述極性包括第一極性和第二極性,是所述步驟S1中,所述數(shù)據(jù)使能信號的極性被定義為所述第一極性。
3.如權(quán)利要求2所述的基于FPGA的LCD顯示時序獲取方法,其特征在于,如果在所述步驟S4中,所述時序參數(shù)不滿足所述時序參數(shù)關(guān)系式,則所述方法還包括以下步驟:
步驟S5:將所述數(shù)據(jù)使能信號的極性定義為所述第二極性,并重復(fù)所述步驟S2至所述步驟S4。
4.如權(quán)利要求1所述的基于FPGA的LCD顯示時序獲取方法,其特征在于,所述數(shù)據(jù)使能信號有效時,所述水平同步信號和所述垂直同步信號有效。
5.如權(quán)利要求1所述的基于FPGA的LCD顯示時序獲取方法,其特征在于,所述時序參數(shù)關(guān)系式為:
Htotal=X+HFP+HSYNC+HBP
Vtotal=Y(jié)+VFP+VSYNC+VBP
其中,Htotal表示LCD顯示時序的水平總點數(shù),X表示實際顯示水平點數(shù),HFP表示水平前沿,HSYNC表示水平同步脈沖,HBP表示水平后沿,Vtotal表示垂直總行數(shù),Y表示實際顯示垂直行數(shù),VFP表示垂直前沿,VSYNC表示垂直同步脈沖,VBP表示垂直后沿。
6.一種基于FPGA的LCD顯示時序獲取系統(tǒng),其特征在于,包括:
信號極性確定單元,用于定義數(shù)據(jù)使能信號的極性,并根據(jù)所述數(shù)據(jù)使能信號的極性,確定水平同步信號和垂直同步信號的極性;
時序參數(shù)抓取單元,連接于所述信號極性判定單元,用于根據(jù)所述數(shù)據(jù)使能信號、所述水平同步信號和所述垂直同步信號的極性,抓取并計算時序參數(shù);以及
判定單元,連接于所述時序參數(shù)抓取單元和所述信號極性確定單元,判定所述時序參數(shù)是否滿足時序參數(shù)關(guān)系式,如果滿足,則根據(jù)獲取的所述時序參數(shù)顯示相關(guān)數(shù)據(jù)。
7.如權(quán)利要求6所述的基于FPGA的LCD顯示時序獲取系統(tǒng),其特征在于,所述數(shù)據(jù)使能信號的極性包括所述極性包括第一極性和第二極性。
8.如權(quán)利要求7所述的基于FPGA的LCD顯示時序獲取系統(tǒng),其特征在于,所述判定單元還用于在所述時序參數(shù)是否滿足時序參數(shù)關(guān)系式時,發(fā)送控制信號至所述信號極性確定單元,控制所述信號極性確定單元重新定義所述數(shù)據(jù)使能信號的極性。
9.如權(quán)利要求6所述的基于FPGA的LCD顯示時序獲取系統(tǒng),其特征在于,所述數(shù)據(jù)使能信號有效時,所述水平同步信號和所述垂直同步信號有效。
10.如權(quán)利要求6所述的基于FPGA的LCD顯示時序獲取系統(tǒng),其特征在于,所述時序參數(shù)關(guān)系式為:
Htotal=X+HFP+HSYNC+HBP
Vtotal=Y(jié)+VFP+VSYNC+VBP
其中,Htotal表示LCD顯示時序的水平總點數(shù),X表示實際顯示水平點數(shù),HFP表示水平前沿,HSYNC表示水平同步脈沖,HBP表示水平后沿,Vtotal表示垂直總行數(shù),Y表示實際顯示垂直行數(shù),VFP表示垂直前沿,VSYNC表示垂直同步脈沖,VBP表示垂直后沿。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳市美好幸福生活安全系統(tǒng)有限公司,未經(jīng)深圳市美好幸福生活安全系統(tǒng)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610066293.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





