[發(fā)明專利]具有局部電流吸收器的存儲器裝置在審
| 申請?zhí)枺?/td> | 201610035201.4 | 申請日: | 2011-05-10 |
| 公開(公告)號: | CN105719700A | 公開(公告)日: | 2016-06-29 |
| 發(fā)明(設(shè)計)人: | 金正丕;哈里·M·拉奧 | 申請(專利權(quán))人: | 高通股份有限公司 |
| 主分類號: | G11C29/02 | 分類號: | G11C29/02;G11C29/12;G11C13/00 |
| 代理公司: | 北京律盟知識產(chǎn)權(quán)代理有限責(zé)任公司 11287 | 代理人: | 宋獻(xiàn)濤 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具有 局部 電流 吸收 存儲器 裝置 | ||
1.一種方法,其包括:
在耦合到位線且耦合到源極線的磁性隧道結(jié)MTJ處起始第一寫入操作,其中所述第一寫入操作將第一電壓施加到所述源極線以在所述MTJ處存儲第一數(shù)據(jù)值,且其中所述第一寫入操作具有第一放電路徑,所述第一放電路徑是從所述MTJ經(jīng)由寫入驅(qū)動器到接地的電流路徑和從所述MTJ經(jīng)由電流吸收器電路到接地的電流路徑中的較短者;
在所述MTJ處起始第二寫入操作,其中所述第二寫入操作將第二電壓施加到所述位線以在所述MTJ處存儲第二數(shù)據(jù)值,且其中所述第二寫入操作具有從所述MTJ經(jīng)由所述寫入驅(qū)動器到接地的第二放電路徑。
2.如權(quán)利要求1所述的方法,進(jìn)一步包括多個MTJ,其中所述電流吸收器電路包括具有耦合到所述源極線的柵極的單個晶體管。
3.如權(quán)利要求1所述的方法,其中所述電流吸收器電路包括第一晶體管和第二晶體管,且其中當(dāng)所述從所述MTJ經(jīng)由所述電流吸收器電路到接地的電流路徑短于所述從所述MTJ經(jīng)由所述寫入驅(qū)動器到接地的電流路徑時,所述第一晶體管選擇性地將所述位線連接到局部接地。
4.如權(quán)利要求3所述的方法,進(jìn)一步包括提供信號到所述第二晶體管的柵極以選擇性地阻斷所述位線到所述局部接地的放電。
5.如權(quán)利要求4所示的方法,其中起始所述第一寫入操作和起始所述第二寫入操作在耦合到電子裝置的處理器處被執(zhí)行,所述電子裝置選自包括以下各者的群組:機(jī)頂盒、音樂播放器、視頻播放器、娛樂單元、導(dǎo)航裝置、通信裝置、個人數(shù)字助理PDA、固定位置數(shù)據(jù)單元,及計算機(jī)。
6.如權(quán)利要求3所示的方法,其中所述第一晶體管提供從所述位線到所述局部接地的單個放電路徑,且其中所述第二晶體管響應(yīng)于信號以選擇性地阻斷所述位線通過所述單個放電路徑的放電。
7.一種存儲計算機(jī)可執(zhí)行指令的計算機(jī)可讀有形媒體,所述指令包括:
可由所述計算機(jī)執(zhí)行以在耦合到位線且耦合到源極線的磁性隧道結(jié)MTJ處起始第一寫入操作的指令,其中所述第一寫入操作將第一電壓從第一寫入驅(qū)動器施加到所述源極線以在所述MTJ處存儲第一數(shù)據(jù)值,且其中所述第一寫入操作具有第一放電路徑,所述第一放電路徑是經(jīng)由從所述MTJ到第二寫入驅(qū)動器的電流路徑和從所述MTJ到電流吸收器的電流路徑中的較短者;
可由所述計算機(jī)執(zhí)行以在所述MTJ處起始第二寫入操作的指令,其中所述第二寫入操作將第二電壓從所述第二寫入驅(qū)動器施加到所述位線以在所述MTJ處存儲第二數(shù)據(jù)值,且其中所述第二寫入操作具有從所述MTJ到所述第一寫入驅(qū)動器的第二放電路徑。
8.如權(quán)利要求7所述的計算機(jī)可讀有形媒體,其中所述指令可由集成到裝置中的處理器執(zhí)行,所述裝置選自包括以下隔著的群組:機(jī)頂盒、音樂播放器、視頻播放器、娛樂單元、導(dǎo)航裝置、通信裝置、個人數(shù)字助理PDA、固定位置數(shù)據(jù)單元,及所述計算機(jī)。
9.如權(quán)利要求7所述的計算機(jī)可讀有形媒體,其中所述電流吸收器包括具有從所述位線到局部接地的第一晶體管,其中所述電流吸收器包括耦合到所述第一晶體管的第二晶體管,且其中所述指令可由所述計算機(jī)執(zhí)行以提供信號到所述第二晶體管的柵極以選擇性地阻斷所述位線到所述局部接地的放電。
10.一種方法,其包括:
施加電壓到耦合在源極線與位線之間的存儲器;及
基于第一路徑和第二路徑中哪一者更短,將與所述電壓對應(yīng)的電流選擇性地從所述存儲器放電到所述第一路徑或所述第二路徑,其中所述第一路徑耦合到寫入驅(qū)動器且所述第二路徑耦合到電流吸收器。
11.如權(quán)利要求10所述的方法,其中所述電壓包括沿著第一方向施加到所述存儲器的第一寫入電流,其中從所述存儲器被放電的電流包括第一放電路徑,且其中所述方法進(jìn)一步包括:
沿著第二方向施加第二寫入電流到所述存儲器;以及
施加所述第二寫入電流之后,將第二放電電流從所述存儲器放電到所述寫入驅(qū)動器。
12.如權(quán)利要求11所述的方法,其中:
所述第一方向是從所述源極線到所述位線;以及
所述第二方向是從所述位線到所述源極線。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于高通股份有限公司,未經(jīng)高通股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610035201.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





