[實用新型]異步復位同步釋放帶寬可控的復位電路有效
| 申請號: | 201521082937.4 | 申請日: | 2015-12-22 |
| 公開(公告)號: | CN205263743U | 公開(公告)日: | 2016-05-25 |
| 發明(設計)人: | 陸俊嘉;周金風;章志瑩;錢英杰 | 申請(專利權)人: | 無錫芯響電子科技有限公司 |
| 主分類號: | G06F1/24 | 分類號: | G06F1/24 |
| 代理公司: | 南京經緯專利商標代理有限公司 32200 | 代理人: | 熊玉瑋 |
| 地址: | 214135 江蘇省無錫市新區*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 異步 復位 同步 釋放 帶寬 可控 電路 | ||
技術領域
本實用新型公開了異步復位同步釋放帶寬可控的復位電路,屬于數字集成電路的 技術領域。
背景技術
在ASIC設計中,復位一直是一個基本而又重要的問題,通常分為同步復位和異步 復位。同步復位是指復位信號要等待下一個時鐘有效沿到來時對觸發器進行復位,異步復 位則不需要等待下一個時鐘有效沿的到來直接對觸發器進行復位。
同步復位和異步復位各有優缺點:同步復位容易綜合,便于時序分析,能降低亞穩 態出現的概率,但是同步復位信號的有效周期必須大于一個時鐘周期,才能被采樣執行復 位,而且由于大多數的單元庫內的觸發器只有異步復位端口,采用同步復位會耗費較多的 邏輯資源,另外,在異步復位信號釋放的時候容易出問題,甚至會產生亞穩態;異步復位不 需要時鐘,更節省邏輯資源,但是異步復位時序分析的復雜性要高于同步復位。
所以,結合兩者的優點,如今大部分ASIC設計推薦使用異步復位同步釋放的復位 方式。授權公告號為CN100549909C的專利公開了一種異步復位電路及其實現方法,采用的 是兩級觸發器串聯并且第一級觸發器的輸入端接高電平,復位信號釋放后經過兩個時鐘上 升沿后輸入到系統內復位信號才跟時鐘信號一起同步釋放,同步釋放帶寬受串接的觸發器 個數的限制,如果需要增大同步釋放帶寬,只能增加串聯觸發器的個數,勢必造成更多的資 源浪費。
實用新型內容
本實用新型所要解決的技術問題是針對上述背景技術的不足,提供了異步復位同 步釋放帶寬可控的復位電路,實現了異步復位同步釋放帶寬的可控,解決了現有技術中異 步復位電路的同步釋放帶寬受串接的觸發器個數的限制的技術問題。
本實用新型為實現上述實用新型目的采用如下技術方案:
異步復位同步釋放帶寬可控的復位電路,包括:延時計數器電路和輸出控制電路, 所述延時計數器電路包括N位延時計數器子模塊,其中,
各位延時計數器子模塊的第一輸入端接各自的數據輸出端,各位延時計數器子模 塊的時鐘端口接系統時鐘信號,各位延時計數器子模塊的復位端口接系統外部異步復位信 號,第1位延時計數器子模塊的第二輸入端接輸出控制電路的輸出端,第2位至第N位延時計 數器子模塊的第二輸入端分別與其前一位延時計數器子模塊的進位信號輸出端連接,輸出 控制電路的輸入端接各位延時計數器子模塊的數據輸出端,N為整數。
作為所述異步復位同步釋放帶寬可控的復位電路的進一步優化方案,第1位延時 計數器子模塊為由同或門和帶有異步復位端口的D觸發器組成的計數電路,其中,
同或門的第一輸入端作為該子模塊的第一輸入端與D觸發器的數據輸出端連接, 同或門的第二輸入端作為該子模塊的第二輸入端與輸出控制電路的輸出端連接,同或門的 輸出端與D觸發器的數據輸入端并接作為該子模塊的進位信號輸出端,D觸發器的時鐘信號 輸入端作為該子模塊的時鐘端口接收系統時鐘信號,D觸發器的異步復位端作為該子模塊 的復位端口接收系統外部異步復位信號,D觸發器的數據輸出端與控制電路的輸入端連接。
進一步的,所述異步復位同步釋放帶寬可控的復位電路中,第2位至第N-1位延時 計數器子模塊的電路結構相同,均包括所述計數電路以及由反相器和或門組成的進位電 路,其中,反相器的輸入端與D觸發器的數據輸出端連接,或門的一個輸入端與反相器的輸 出端連接,或門的另一個輸入端與D觸發器的數據輸入端連接,或門的輸出端作為第2位至 第N-1位延時計數器子模塊中任一子模塊的進位信號輸出端。
再進一步的,所述異步復位同步釋放帶寬可控的復位電路中,第N位延時計數器子 模塊與第1位延時計數器子模塊電路結構相同。
更進一步的,所述異步復位同步釋放帶寬可控的復位電路中,輸出控制電路為N輸 入與門電路。
作為所述異步復位同步釋放帶寬可控的復位電路的更進一步優化方案,N的取值 為3。
本實用新型采用上述技術方案,具有以下有益效果:
(1)本實用新型涉及的異步復位同步釋放電路,有效過濾了短時間外部復位信號 釋放,增強了復位信號的可靠性;
(2)延時計數器電路可以通過擴展觸發器的位數N,使得異步復位信號釋放后經過個系統時鐘上升沿后同步釋放,實現異步復位同步釋放帶寬的可控。
附圖說明
圖1為本實用新型復位電路的框圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于無錫芯響電子科技有限公司,未經無錫芯響電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201521082937.4/2.html,轉載請聲明來源鉆瓜專利網。





