[實用新型]一種分發器有效
| 申請號: | 201520258625.8 | 申請日: | 2015-04-24 |
| 公開(公告)號: | CN204596391U | 公開(公告)日: | 2015-08-26 |
| 發明(設計)人: | 張青 | 申請(專利權)人: | 南京德普達凌云信息技術有限公司 |
| 主分類號: | G09G3/32 | 分類號: | G09G3/32 |
| 代理公司: | 南京瑞弘專利商標事務所(普通合伙) 32249 | 代理人: | 陳建和 |
| 地址: | 211100 江蘇省*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 分發 | ||
一:技術領域
本實用新型涉及異步LED顯示屏全彩同步播放控制系統,尤其是處于發送卡和接收卡之間的全彩同步播放控制系統的分發器,在整個LED顯示屏控制系統中十分重要。
二、背景技術
分發器處于發送卡和接收卡之間,在整個LED顯示屏控制系統中起著舉足輕重的作用。LED顯示屏控制系統的組成一般有如下幾個部分:視頻發送裝置、視頻接收分配裝置、LED面板。本申請人開發研制的分發器是接在視頻發送裝置和視頻接收分配裝置之間,系統結構圖如圖1所示。分發器的任務是將發送卡發來的數據分成多個數據塊,然后從網口中分發出去。發送卡發來的數據可以是4個傳輸速度為6.25G?bps的數據,通過光纖通路進來,那么分發器接收些數據,將其分發成24個傳輸速度為1G?bps的數據,從網口中發送出去。分發算法使得發送卡和接收卡之間的連接更加靈活,可以有多種分發方式,滿足不同的客戶需求。
本申請人已經提出了203490926U專利:一種模組存儲校正數據的LED顯示屏模組,包括LED顯示屏、非易失性存儲器和控制裝置,LED顯示屏與非易失性存儲器相連,控制裝置分別與LED顯示屏和非易失性存儲器相連,所述非易失性存儲器用于存儲LED顯示屏校正數據,控制裝置讀取非易失性存儲器內存儲的LED顯示屏校正數據,傳輸給上位機,上位機處理后將顯示數據發送給控制裝置,控制裝置控制LED顯示屏顯示圖像。圖1LED顯示屏控制系統結構圖。
分發器主要用來進行數據分發,將高速度通道上的數據分發到低速度的網口上。分發器的數據可以從發送卡過來,通過單通路光纖進來分發到多個網口,也可以通過多路光纖通路進來,分發到更多的網口上,分發的算法可以按照客戶的需求進行定制,實現不同方式的圖像復制。
另有202855261U,一種異步LED顯示屏全彩同步播放控制系統,包括主控制單元、LED顯示驅動單元、節目源存儲單元、通信單元和顯示存儲單元;FPGA與顯示存儲單元連接;FPGA的輸出端即為本異步LED顯示屏全彩同步播放控制系統的輸出端。
以及202102690U,異步LED屏顯示控制卡,包括主控板、HUB掃描卡、LED顯示屏總線模塊和LED顯示屏總線端口及驅動電路,主控板和HUB掃描卡各由一塊FPGA芯片電路構成,主控板的控制芯片為zynq7000系列器件作為控制處理器,主控板的FPGA芯片輸入端連接顯卡輸出端口,HUB掃描卡的FPGA芯片電路輸出端連接LED顯示屏總線端口,上位計算機總線連接主控板和HUB掃描卡的FPGA芯片的接口電路,LED顯示屏總線端口及驅動電路連接LED顯示屏。
異步LED屏顯示系統主要由信號控制系統﹑驅動電路以及LED屏幕組成。現有技術的系統結構如圖1所示,目前大多數顯示屏的屏幕設計采用的是模塊化的結構。它的基本單元是顯示單元模組。
三:實用新型內容
本實用新型的目的是,提出一種LED顯示屏全彩播放的分發器。
本的技術方案是:一種分發器,從LED顯示屏全彩播放控制器的HUB掃描卡的FPGA芯片電路輸出端即發送卡發來的數據分成多個數據塊,FPGA芯片的SGMII接口的IP核路輸出端轉成差分信號,通過SMGII接口并聯輸出4-8個SMGII接口構成2-4個SMGII接口的子網口;然后從子網口中分發出去連接LED顯示屏總線端口。
分發器的任務是將發送卡發來的數據分成多個數據塊,然后從網口中分發出去。發送卡發來的數據可以是4個傳輸速度為6.25G?bps的數據,通過光纖通路進來,那么分發器接收些數據,將其分發成24個傳輸速度為1G?bps的數據,從網口中發送出去。分發算法使得發送卡和接收卡之間的連接更加靈活,可以有多種分發方式,滿足不同的客戶需求。
分發器工作原理,分發器主要用來進行數據分發,將高速度通道上的數據分發到低速度的網口上。分發器的數據從發送卡過來,通過單通路光纖進來分發到多個網口,也可以通過多路光纖通路進來,分發到更多的網口上,分發的算法可以按照客戶的需求進行定制,實現不同方式的圖像復制。
本實用新型的有益效果:采用高級FPGA分發設計方案,設計分發器時,應選擇基于可編程邏輯器件的設計方案。FPGA(現場可編程門陣列)可編程邏輯器件廠家提供豐富的IP核,這些IP核通用性好,可移植性好,在設計中使用IP核易于增加新功能和縮短上市時間。在分發器中使用Xilinx廠家提供的IP核都是經過驗證的,功能齊全,性能可預測,器件資源和利用率可知,而且文檔齊全,Xilinx官方支持。在設計中可以通過例化或者黑盒子方式例化到自己的設計中,大大縮短產品的開發周期。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于南京德普達凌云信息技術有限公司,未經南京德普達凌云信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201520258625.8/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種多功能鋼琴譜架
- 下一篇:USB虛擬串口和以太網口的液晶模組測試裝置





