[實(shí)用新型]基于FPGA的FLASH讀寫控制實(shí)驗(yàn)裝置有效
| 申請(qǐng)?zhí)枺?/td> | 201520230714.1 | 申請(qǐng)日: | 2015-04-16 |
| 公開(公告)號(hào): | CN204515440U | 公開(公告)日: | 2015-07-29 |
| 發(fā)明(設(shè)計(jì))人: | 黨學(xué)立;郭紅霞;張菁 | 申請(qǐng)(專利權(quán))人: | 榆林學(xué)院 |
| 主分類號(hào): | G05B19/042 | 分類號(hào): | G05B19/042;G09B23/18 |
| 代理公司: | 西安永生專利代理有限責(zé)任公司 61201 | 代理人: | 申忠才 |
| 地址: | 719000 陜西*** | 國(guó)省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 fpga flash 讀寫 控制 實(shí)驗(yàn) 裝置 | ||
技術(shù)領(lǐng)域
本實(shí)用新型屬于自動(dòng)控制技術(shù)領(lǐng)域,具體涉及到基于FPGA的FLASH讀寫控制實(shí)驗(yàn)裝置。
背景技術(shù)
FLASH電路是一種存儲(chǔ)電路,它具有掉電不丟失,能長(zhǎng)久地保持?jǐn)?shù)據(jù)的特點(diǎn)。基于的FLASH產(chǎn)品廣泛應(yīng)用于現(xiàn)實(shí)生活中,如U盤、SD卡等,所以研究FLASH有重要意義。學(xué)生實(shí)驗(yàn)中經(jīng)常要用到FLASH存儲(chǔ)器,而這種FLASH讀寫控制實(shí)驗(yàn)裝置存在下述不足:不方便數(shù)據(jù)存儲(chǔ);電路復(fù)雜;FLASH的讀寫控制方式是由軟件程序?qū)崿F(xiàn)的;不具有通信接口、及網(wǎng)絡(luò)連接和管理能力。
發(fā)明內(nèi)容
本實(shí)用新型所要解決的技術(shù)問題在于克服現(xiàn)有FLASH讀寫控制實(shí)驗(yàn)裝置的缺點(diǎn),提供一種電路簡(jiǎn)單、集成度高、具有通信接口和網(wǎng)絡(luò)連接能力的基于FPGA的FLASH讀寫控制實(shí)驗(yàn)裝置。
解決上述技術(shù)問題所采用的技術(shù)方案是它具有:對(duì)整個(gè)裝置進(jìn)行控制的控制器;通信電路,該電路與控制器相連;FLASH讀寫控制電路,該電路與控制器相連。
本實(shí)用新型的控制器為:集成電路U3的8腳接集成電路U1的13腳、10腳接集成電路U1的16腳,集成電路U3的28腳、30腳~34腳、38腳、39腳、42腳~44腳、46腳、49腳、50腳~55腳、58腳~60腳、64腳~77腳、80腳、83腳~87腳接集成電路U2的25腳~18腳、8腳~1腳、48腳、17腳、16腳、9腳、10腳、13腳、45腳、43腳、41腳、39腳、36腳、34腳、32腳、30腳、44腳、42腳、40腳、38腳、35腳、33腳、31腳、29腳、26腳、28腳、15腳、11腳;集成電路U3的24腳接晶體振蕩器Y1的4腳,集成電路U3的9腳、14腳、92腳、12腳、21腳、97腳、96腳、94腳、18腳、16腳、20腳、15腳接插座J2的2腳~13腳,集成電路U3的17腳、26腳、40腳、47腳、56腳、62腳、81腳、93腳、117腳、122腳、130腳、139腳接3V電源,集成電路U3的107腳、35腳接2.5V電源,集成電路U3的37腳、109腳、134腳、116腳、102腳、78腳、61腳、45腳、29腳、5腳接1.2V電源,集成電路U3的4腳、19腳、22腳、27腳、41腳、48腳、57腳、63腳、140腳、131腳、123腳、118腳、95腳、82腳、79腳、108腳、36腳接地,晶體振蕩器Y1的1腳接3V電源、3腳接地,插座J2的1腳接地;集成電路U1的型號(hào)為SP3223,集成電路U2的型號(hào)為AM29LV160,集成電路U3的型號(hào)為EP4CE10E22C6。
由于本實(shí)用新型采用FPGA芯片,使得電路簡(jiǎn)單外圍元件減少,提高了學(xué)生的認(rèn)識(shí),擴(kuò)展了學(xué)生的視野,便于學(xué)生對(duì)FPGA的控制過程的理解,以及遠(yuǎn)程通信和管理的充分認(rèn)識(shí)。
附圖說明
圖1是本實(shí)用新型的電器原理方框圖。
圖2是圖1中通信電路和FLASH讀寫控制電路的電子線路原理圖。
圖3是圖1中控制器的電子線路原理圖。
具體實(shí)施方式
下面結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型進(jìn)一步的詳細(xì)說明,但本實(shí)用新型不限于下述的實(shí)施例。
實(shí)施例1
在圖1、2、3中本實(shí)施例的基于FPGA的FLASH讀寫控制實(shí)驗(yàn)裝置由通信電路、控制器、FLASH讀寫控制電路連接構(gòu)成,通信電路與控制器相連,F(xiàn)LASH讀寫控制電路與控制器相連。
本實(shí)施例的通信電路由集成電路U1、電容C1~電容C4、插座J1連接構(gòu)成,集成電路U1的型號(hào)為SP3223。集成電路U1的2腳接電容C2的一端、4腳接電容C2的另一端、3腳接電容C1的一端、7腳接電容C3的一端、5腳接電容C4的一端、6腳接電容C4的另一端、1腳和18腳以及14腳接地、19腳和20腳接3V電源、17腳接插座J1的1腳、15腳接插座J1的3腳、13腳和16腳接控制器,插座J1的2腳和4腳接地,電容C1的另一端接電容C3的另一端。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于榆林學(xué)院,未經(jīng)榆林學(xué)院許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201520230714.1/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- Flash存儲(chǔ)芯片總線信號(hào)分析工具
- 基于內(nèi)容結(jié)構(gòu)特征的網(wǎng)絡(luò)Flash搜索系統(tǒng)及搜索方法
- 一種測(cè)試Flash引擎的方法及裝置
- 處理flash文件的方法和系統(tǒng)
- 一種flash視頻播放方法及裝置
- 一種陣列雷達(dá)回波模擬器及其模擬方法
- 一種安全加載Flash文件的方法及裝置
- 數(shù)據(jù)中心交換機(jī)雙flash熱備份方法、系統(tǒng)、終端及存儲(chǔ)介質(zhì)
- 一種雙FLASH熱備份方法、裝置、設(shè)備和介質(zhì)
- 一種flash磨損均衡方法、裝置、設(shè)備及存儲(chǔ)介質(zhì)





