[發明專利]一種陣列基板及液晶顯示裝置有效
| 申請號: | 201510990520.6 | 申請日: | 2015-12-24 |
| 公開(公告)號: | CN105372894B | 公開(公告)日: | 2018-09-14 |
| 發明(設計)人: | 李谷駿;楊康;毛瓊琴 | 申請(專利權)人: | 上海天馬微電子有限公司;天馬微電子股份有限公司 |
| 主分類號: | G02F1/1362 | 分類號: | G02F1/1362;G02F1/1368;H01L27/12 |
| 代理公司: | 北京品源專利代理有限公司 11332 | 代理人: | 孟金喆 |
| 地址: | 201201 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 陣列 液晶 顯示裝置 | ||
本發明公開了一種陣列基板以及包括該陣列基板的液晶顯示器,所述陣列基板包括顯示區域以及非顯示區域,所述顯示區域包括多個像素單元,多條柵極線、數據線和柵極引線,相鄰兩條所述數據線與相鄰兩條所述柵極線圍成一個所述像素單元;所述像素單元包括薄膜晶體管和像素電極;所述柵極引線位于相鄰兩列像素單元之間;一所述柵極線與一所述柵極引線相連接;其中,第i列所述柵極引線與第j行所述柵極線連接,則第j行所述柵極線兩側與第i列數據線連接的所述薄膜晶體管的柵極分別與第j?1行、第j+1行的所述柵極線連接,其中,i為大于1的整數,j為大于1的整數。本發明減小了柵極引線與數據線之間的耦合對顯示像素的影響。
技術領域
本發明涉及顯示領域,特別是涉及一種陣列基板以及包含該陣列基板的液晶顯示裝置。
背景技術
現有液晶顯示器中,ASG(Amorphous Silicon Gate Driver,非晶硅柵極驅動)電路設置在顯示屏幕的兩側,占據了邊框很大一部分面積。隨著市場需求的變化,窄邊框成為顯示器的發展趨勢,為了減小邊框或者實現無邊框,可以將ASG電路設置在顯示區域的下方(即臺階區域),通過額外的柵極引線將ASG的掃描信號接入柵極線。圖1現有技術中引入柵極引線后陣列基板的結構示意圖,如圖所示,柵極引線Si與數據線Di平行設置,每一條柵極引線Si與一條柵極線Gj連接。在柵極引線Si柵極線Gj的連接處,薄膜晶體管的源極與數據線Di連接,薄膜晶體管的柵極與柵極線Gj連接。當打開柵極線Gj時,柵極引線Si與數據線Di之間的耦合會對連接在數據線Di和柵極線Gj的薄膜晶體管產生影響,從而造成液晶顯示器在中低灰階的時候出現顯示異常,例如,出現飛機頭圖形。
發明內容
為了解決上述問題,本發明提供一種陣列基板以及包含該陣列基板的液晶顯示裝置。
本發明提供了一種陣列基板,包括顯示區域以及非顯示區域,所述顯示區域包括多個像素單元,多條柵極線、數據線和柵極引線,其特征在于,
相鄰兩條所述數據線與相鄰兩條所述柵極線圍成一個所述像素單元;所述像素單元包括薄膜晶體管和像素電極;所述薄膜晶體管的柵極與所述柵極線電連接,所述薄膜晶體管的源級與所述數據線電連接,所述薄膜晶體管的漏極與所述像素電極電連接;
所述柵極引線位于相鄰兩列像素單元之間;
一所述柵極線與一所述柵極引線相連接;
其中,第i列所述柵極引線與第j行所述柵極線連接,則第j行所述柵極線兩側與第i列數據線連接的所述薄膜晶體管的柵極分別與第j-1行、第j+1行的所述柵極線連接,其中,i為大于1的整數,j為大于1的整數。
本發明還提供了一種包含該陣列基板的液晶顯示面板,所述液晶顯示面板包括上述陣列基板。
與現有技術相比,本發明至少具有如下突出的優點:在柵極引線與柵極線連接處的薄膜晶體管中,與離該柵極引線最近的數據線連接的薄膜晶體管需要連接在其他的柵極線上,這樣的結構設計使得數據線與柵極引線之間的耦合電容對柵極引線與柵極線連接處的顯示像素單元的影響減小。
附圖說明
圖1是現有技術中一種陣列基板的結構示意圖;
圖2是本發明實施例中一種陣列基板的結構示意圖;
圖3是本發明圖2的一種像素結構示意圖;
圖4a是本發明圖3在A-A’截面的剖視圖;
圖4b是本發明圖3在B-B’截面的剖視圖;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海天馬微電子有限公司;天馬微電子股份有限公司,未經上海天馬微電子有限公司;天馬微電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510990520.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:交換鏡頭
- 下一篇:一種反射片、應用該反射片的背光模組及顯示屏





