[發明專利]一種設備調試方法有效
| 申請號: | 201510974560.1 | 申請日: | 2015-12-22 |
| 公開(公告)號: | CN105630677B | 公開(公告)日: | 2018-06-26 |
| 發明(設計)人: | 劉剛 | 申請(專利權)人: | 深圳市東微智能科技股份有限公司 |
| 主分類號: | G06F11/36 | 分類號: | G06F11/36 |
| 代理公司: | 深圳市科吉華烽知識產權事務所(普通合伙) 44248 | 代理人: | 羅志偉 |
| 地址: | 518000 廣東省深圳市南山區*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 設備調試 揚聲器 讀取 輸入輸出端口 音頻信號輸入 仿真設備 時間成本 通道輸出 音頻輸入 音頻文件 音頻信號 重啟設備 輸出 采樣率 燒錄 打包 編譯 節約 | ||
1.一種設備調試方法,其特征在于,包括以下步驟:
S1、仿真音頻輸入,在VC程序中,按照設備的48K采樣率的時間間隔去某一路徑下讀取一個WAV格式的音頻文件,最后通過PC揚聲器輸出,通過此方法可以仿真設備的音頻信號輸入到最后音頻信號輸出的全過程,VC默認0通道輸入,0通道輸出,通過更改simInPort和simOutPort可以更改輸入輸出端口;
S2、外環回和內環回,其中,
主DSP處理器的anolog接口的外環回為:主DSP處理器的輸出端接anolog接口的輸出端,anolog接口的輸出端接anolog接口的輸入端,anolog接口的輸入端接主DSP處理器的輸入端;
主DSP處理器的upp接口的內環回為:主DSP處理器的輸出端接upp接口的輸出端,upp接口的輸出端接upp接口的輸入端,upp接口的輸入端接主DSP處理器的的輸入端;
主DSP處理器的upp接口的外環回為:upp接口的輸入端接upp接口的輸出端;
從DSP處理器的upp接口的內環回為:從DSP處理器的輸出端接upp接口的輸出端,upp接口的輸出端接upp接口的輸入端,upp接口的輸入端接從DSP處理器的的輸入端;
從DSP處理器的upp接口的外環回為:upp接口的輸入端接upp接口的輸出端;
從DSP處理器的netAudio接口的內環回為:從DSP處理器的輸出端接netAudio接口的輸出端,netAudio接口的輸出端接netAudio接口的輸入端,netAudio接口的輸入端接從DSP處理器的的輸入端;
從DSP處理器的netAudio接口的外環回為:netAudio接口接口的輸入端接netAudio接口接口的輸出端;
S3、對任意通道電平檢測及錄音;
S4、查看算法統計信息。
2.根據權利要求1所述的設備調試方法,其特征在于,步驟S2為:默認外環回和內環回為false,在每個audioIf接口進行音頻數據幀統計。
3.根據權利要求1所述的設備調試方法,其特征在于,步驟S3為:通過控制平臺獲取所指定處理器某一通道的電平值,而錄音的數據則以PCM格式保存在工作目錄下。
4.根據權利要求1所述的設備調試方法,其特征在于,步驟S4為:在進入之前,記錄當期CPU時間,處理器處理完之后,記錄當前CPU時間,然后進行最大值,最小值,平均值的計算,并反映到系統的arg參數,隨時查閱。
5.根據權利要求1所述的設備調試方法,其特征在于,步驟S3包括以下子:
S301、輸入;
S302、調試使能,如果值為false,則輸出,如果值為true,則進入下一步;
S303、進行錄音便能,如果值為false,則輸出,如果值為true,則發送數據至網口;檢測使能,如果值為false,則輸出,如果值為true,則計算電平值;
S304、輸出。
6.根據權利要求1所述的設備調試方法,其特征在于,步驟S4包括以下子:
S401、輸入;
S402、統計使能,如果值為false,則調用處理器算法并輸出,如果值為true,則進入下一步;
S403、記錄時間;
S404、調用處理器算法;
S405、計算時間;
S406、輸出。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市東微智能科技股份有限公司,未經深圳市東微智能科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510974560.1/1.html,轉載請聲明來源鉆瓜專利網。





