[發(fā)明專利]浮地壓控憶阻器仿真器電路有效
| 申請(qǐng)?zhí)枺?/td> | 201510937478.1 | 申請(qǐng)日: | 2015-12-15 |
| 公開(kāi)(公告)號(hào): | CN105553459B | 公開(kāi)(公告)日: | 2018-06-01 |
| 發(fā)明(設(shè)計(jì))人: | 王光義;許碧榮 | 申請(qǐng)(專利權(quán))人: | 杭州電子科技大學(xué) |
| 主分類號(hào): | H03K19/00 | 分類號(hào): | H03K19/00;G11C13/00 |
| 代理公司: | 浙江杭州金通專利事務(wù)所有限公司 33100 | 代理人: | 王佳健 |
| 地址: | 310018 浙*** | 國(guó)省代碼: | 浙江;33 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 集成運(yùn)算放大器 乘法器 憶阻器 電阻 相乘 仿真器電路 差分放大 等效模擬 電阻連接 反相放大 伏安特性 積分運(yùn)算 模擬電路 電容 輸入端 相加 電路 | ||
本發(fā)明公開(kāi)了一種浮地壓控憶阻器等效模擬電路,包括集成運(yùn)算放大器U1、乘法器U2和U3和少量的電阻、電容,電阻連接輸入端;電阻與集成運(yùn)算放大器U1相連,利用集成運(yùn)算放大器U1用于實(shí)現(xiàn)差分放大、反相加法、積分運(yùn)算和反相放大;集成運(yùn)算放大器U1與乘法器U2、U3相連,乘法器U2與U3相連,乘法器U2、U3用于實(shí)現(xiàn)信號(hào)的相乘。本發(fā)明利用模擬電路實(shí)現(xiàn)了壓控憶阻器伏安特性。
技術(shù)領(lǐng)域
本發(fā)明屬于電路設(shè)計(jì)技術(shù)領(lǐng)域,涉及一種憶阻器仿真器電路,具體涉及一種浮地壓控憶阻器仿真器電路的設(shè)計(jì)與實(shí)現(xiàn)。
背景技術(shù)
憶阻器是電路中與電阻、電容、電感相并列的第四種電路元件,是蔡少棠于1971年提出的,2008年惠普實(shí)驗(yàn)室實(shí)現(xiàn)了憶阻器。憶阻器具有非易失性和非線性的性質(zhì),可應(yīng)用于非遺失性存儲(chǔ)器、人工神經(jīng)網(wǎng)絡(luò)和電路設(shè)計(jì)。但是,由于現(xiàn)有的憶阻器采用納米技術(shù),存在實(shí)現(xiàn)困難和成本高的缺陷,憶阻器目前還未作為一個(gè)實(shí)際的元件走向市場(chǎng)。因而,設(shè)計(jì)一種憶阻器等效電路并用其替代實(shí)際憶阻器進(jìn)行實(shí)驗(yàn)和應(yīng)用研究具有重要意義。即使將來(lái)憶阻器商用化,也是以大規(guī)模集成電路的形式存在,難有單個(gè)的納米級(jí)憶阻器的元件存在,因此,利用憶阻器等效電路代替實(shí)際憶阻器進(jìn)行應(yīng)用電路設(shè)計(jì)將具有長(zhǎng)遠(yuǎn)的意義與價(jià)值。
目前,雖已報(bào)導(dǎo)了少量的憶阻器等效電路的存在,但是主要集中于磁控憶阻器和荷控憶阻器的等效電路,尚未存在壓控憶阻器的等效電路,而利用壓控憶阻器設(shè)計(jì)的電路比含有磁控憶阻器或荷控憶阻器的電路簡(jiǎn)單,而且浮地的憶阻器比一端接地的憶阻器使用更為方便。因此,設(shè)計(jì)一種浮地壓控憶阻器等效電路具有重要意義。
發(fā)明內(nèi)容
針對(duì)現(xiàn)有技術(shù)存在的上述不足,本發(fā)明提供了一種浮地壓控憶阻器仿真器電路,用以模擬壓控憶阻器的伏安特性,替代實(shí)際壓控憶阻器進(jìn)行實(shí)驗(yàn)和應(yīng)用及研究。
本發(fā)明解決技術(shù)問(wèn)題所采取的技術(shù)方案如下:一種浮地壓控憶阻器等效模擬電路,包括集成運(yùn)算放大器U1、乘法器U2和U3和少量的電阻、電容,電阻連接輸入端;電阻與集成運(yùn)算放大器U1相連,利用集成運(yùn)算放大器U1用于實(shí)現(xiàn)差分放大、反相加法、積分運(yùn)算和反相放大;集成運(yùn)算放大器U1與乘法器U2、U3相連,乘法器U2與U3相連,乘法器U2、U3用于實(shí)現(xiàn)信號(hào)的相乘。具體的
電阻R1一端連接所述的輸入端(A),同時(shí)與電阻R2的一端連接,另一端接地,R2的另一端接在集成運(yùn)算放大器U1引腳3,同時(shí)與電阻R3的一端連接,電阻R3的另一端接地;電阻R4一端連接所述的輸入端(B),另一端與電阻R5的一端相接,同時(shí)接在集成運(yùn)算放大器U1引腳2,電阻R5的另一端接在集成運(yùn)算放大器U1引腳1。
集成運(yùn)算放大器U1采用LF347N;所述集成運(yùn)算放大器U1的引腳1通過(guò)電阻R5與引腳2相接,引腳2通過(guò)R4連接所述的輸入端(B),引腳3通過(guò)R2連接所述的輸入端(A),通過(guò)R3接地,引腳4接電源VCC,引腳11接電源VEE;集成運(yùn)算放大器U1的引腳1通過(guò)電阻R8與引腳6相連,引腳5接地,引腳6通過(guò)電阻R9接引腳7;引腳7通過(guò)電阻R10與引腳9相接;引腳8通過(guò)電容C1和電阻R11的并聯(lián)網(wǎng)絡(luò)與引腳9相接,引腳10接地;引腳13通過(guò)電阻R12接引腳8,引腳12接地;引腳14通過(guò)電阻R13與引腳13相接,通過(guò)電阻R6與引腳6相接。
乘法器U2采用AD633JN;所述乘法器U2的X1引腳接集成運(yùn)算放大器U1的引腳1,Y1引腳與集成運(yùn)算放大器U1的引腳8相連,X2引腳和Y2引腳接地,VS+引腳接電源VCC,VS-引腳接電源VEE,Z引腳通過(guò)電阻R14與W引腳相連,通過(guò)電阻R15接地,W引腳通過(guò)電阻R7與U1的引腳6相連。
乘法器U3采用AD633JN;乘法器U3的X1引腳接乘法器U2的W引腳,Y1引腳與集成運(yùn)算放大器U1的引腳8相連,X2引腳和Y2引腳接地,VS+引腳接電源VCC,VS-引腳接電源VEE,Z引腳通過(guò)電阻R16與W引腳相連,通過(guò)電阻R17接地,W引腳通過(guò)電阻R4與U1的引腳2相連。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于杭州電子科技大學(xué),未經(jīng)杭州電子科技大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買(mǎi)此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510937478.1/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





