[發明專利]一種供電與信號相結合的兩線制LED驅動控制集成電路在審
| 申請號: | 201510559991.1 | 申請日: | 2015-09-06 |
| 公開(公告)號: | CN105101574A | 公開(公告)日: | 2015-11-25 |
| 發明(設計)人: | 鄭明松;馬連鋒 | 申請(專利權)人: | 廣德利德光電有限公司 |
| 主分類號: | H05B37/02 | 分類號: | H05B37/02 |
| 代理公司: | 合肥鼎途知識產權代理事務所(普通合伙) 34122 | 代理人: | 葉丹 |
| 地址: | 242200 安徽*** | 國省代碼: | 安徽;34 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 供電 信號 相結合 兩線制 led 驅動 控制 集成電路 | ||
技術領域
本發明涉及集成電路,具體涉及一種供電與信號相結合的兩線制LED驅動控制集成電路。
背景技術
圖1是傳統的信號LED控制電路,單獨的電源VCC和GND,通過Data-in數據輸入得到數據,判斷是否是當前LED如果不是,從Data-out輸出給下一個LED,如果是當前LED,那么將使用數據去驅動當前LED。
發明內容
針對以上現有技術中存在的不足,本發明提供了一種供電與信號相結合的兩線制LED驅動控制集成電路。
一種供電與信號相結合的兩線制LED驅動控制集成電路,所述供電與信號相結合的兩線制LED驅動控制集成電路包括檢測電壓模塊、震蕩模塊、Logic模塊、解碼模塊、恒流模塊、數組發光二極管、電源,所述檢測電壓模塊、震蕩模塊連接Logic模塊,所述Logic模塊連接解碼模塊,所述數組發光二極管中的每組發光二極管由N個二極管連接而成,所述數組發光二極管的負極并聯后接地,正極通過開關連接恒流模塊,所述恒流模塊另一端并聯后連接電源,所述解碼模塊連接開關,所述檢測電壓模塊另一端連接電源。
所述檢測電壓模塊為DetectVDDvoltage檢測電壓模塊。
所述震蕩模塊為OSC模塊。
所述恒流模塊為CC恒流模塊。
所述解碼模塊為Codec模塊。
本發明的有益效果為:本發明提供一種供電與信號相結合的兩線制LED驅動控制集成電路,利用高電位和低電位的下降沿時間來判斷信號1.0.mark,通過一段連續的信號分別讀出地址,亮度值等,從而實現可編程兩線制LED驅動集成電路。
附圖說明
圖1為傳統的信號LED控制電路;
圖2為本發明的電路連接圖;
圖中:1為檢測電壓模塊;2為震蕩模塊;3為Logic模塊;4為解碼模塊;5為恒流模塊;6為發光二極管;7為開關。
具體實施方式
以下結合具體實施方式和附圖說明對本發明做進一步詳細說明。
如圖2所示,一種供電與信號相結合的兩線制LED驅動控制集成電路,所述供電與信號相結合的兩線制LED驅動控制集成電路包括檢測電壓模塊1、震蕩模塊2、Logic模塊3、解碼模塊4、恒流模塊5、數組發光二極管6、電源,所述檢測電壓模塊1、震蕩模塊2連接Logic模塊3,所述Logic模塊3連接解碼模塊4,所述數組發光二極管6中的每組發光二極管6由N個二極管連接而成,所述數組發光二極管6的負極并聯后接地,正極通過開關7連接恒流模塊5,所述恒流模塊5另一端并聯后連接電源,所述解碼模塊4連接開關7,所述檢測電壓模塊1另一端連接電源,在本發明中發光二極管6的類型并不限定,可以為其他驅動管,如果改變發光二極管6的類型,來實現其他功能也是可以的。本發明提供一種供電與信號相結合的兩線制LED驅動控制集成電路,利用高電位和低電位的下降沿時間來判斷信號1.0.mark,通過一段連續的信號分別讀出地址,亮度值等,從而實現可編程兩線制LED驅動集成電路。
如圖1所示,傳統的信號LED控制電路,單獨的電源VCC和GND,通過Data-in數據輸入得到數據,判斷是否是當前LED如果不是,從Data-out輸出給下一個LED,如果是當前LED,那么將使用數據去驅動當前LED。本發明針對現有技術的弊端,提出一種具有供電與信號相結合的兩線制LED驅動控制集成電路,利用高電位和低電位的下降沿時間來判斷信號1.0.mark.例如將高電位設為5V,低電位設為2.5V,5V到2.5V的下降沿處觸發后,讀取2.5V是時間來判斷信號1.0.mark,通過一段連續的信號分別讀出地址,亮度值等,從而實現可編程兩線制LED驅動集成電路。
DetectVDDvoltage檢測電壓模塊1:當VDD<3V時,該模塊輸出低電平;VDD>3V時,該模塊輸出高電平。通過此模塊,可將電源信號轉換為數據信號。
CC恒流模塊5:該模塊用于產生恒流輸出,防止電源電壓變化較大時輸出電流變化過大。
OSC模塊:震蕩模塊2。
Logic模塊3:按鍵與邏輯電路,脈沖重置,其中包含多個與門非門或門.觸發器。該模塊檢測detectVDDvoltage低電平的時間,當低電平時間為OSC周期的16~32倍時,認為是0碼;當低電平時間為OSC周期的32~64倍時,認為是1碼;當低電平時間大于64倍OSC周期時,認為是幀結束碼。當模塊接收到的地址與模塊本身被固定的地址一致,才會接收數據,否則認為無效。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣德利德光電有限公司,未經廣德利德光電有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510559991.1/2.html,轉載請聲明來源鉆瓜專利網。





