[發(fā)明專利]用于鎖相環(huán)的相位跟蹤器有效
| 申請?zhí)枺?/td> | 201510505612.0 | 申請日: | 2015-08-17 |
| 公開(公告)號: | CN105450218B | 公開(公告)日: | 2019-06-11 |
| 發(fā)明(設(shè)計)人: | 克利斯汀·維克帕勒克;托馬斯·邁耶;安德烈亞斯·邁耶;索斯藤·特拉赫特 | 申請(專利權(quán))人: | 英特爾IP公司 |
| 主分類號: | H03L7/08 | 分類號: | H03L7/08 |
| 代理公司: | 北京東方億思知識產(chǎn)權(quán)代理有限責任公司 11258 | 代理人: | 李曉冬 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 鎖相環(huán) 相位 跟蹤 | ||
1.一種鎖相環(huán),包括:
鎖相環(huán)電路,所述鎖相環(huán)電路被配置為基于參考頻率和當前信道字輸出輸出信號;以及
相位跟蹤電路,所述相位跟蹤電路被配置為基于所述鎖相環(huán)電路的先前信道字和所述當前信道字來確定所述輸出信號的相位漂移,
其中,所述相位跟蹤電路包括累加器電路,所述累加器電路累加輸入序列與所述先前信道字之差;并且
其中,所述輸入序列包括所述當前信道字和調(diào)制數(shù)據(jù)。
2.如權(quán)利要求1所述的鎖相環(huán),其中,所述累加的差表示所述相位漂移。
3.如權(quán)利要求1所述的鎖相環(huán),其中,所述相位跟蹤電路包括:
第一計算電路,所述第一計算電路被配置為基于所述當前信道字和調(diào)制數(shù)據(jù)來計算頻率控制字;
第二計算電路,所述第二計算電路被配置為確定所述頻率控制字與所述先前信道字之差,其中,該差表示所述輸出信號中的所述相位漂移的斜率;以及
累加器電路,所述累加器被配置為累加與所述輸出信號的輸出頻率的中斷相關(guān)聯(lián)的時間段內(nèi)的表示所述斜率的差,其中,所述時間段內(nèi)所累加的差表示由于所述中斷導(dǎo)致的所述輸出信號的所述相位漂移。
4.如權(quán)利要求1-3中的任一項所述的鎖相環(huán),其中,所述鎖相環(huán)電路包括:
前饋路徑,所述前饋路徑被配置為接收參考信號和反饋信號,并且基于所述參考信號和所述反饋信號來輸出所述輸出信號;以及
反饋路徑,所述反饋路徑包括分頻器電路,所述分頻器電路接收所述輸出信號、并且基于分頻器控制信號來輸出所述反饋信號,其中所述分頻器控制信號是調(diào)制數(shù)據(jù)的函數(shù)。
5.一種鎖相環(huán),包括:
前饋路徑,所述前饋路徑接收具有參考頻率的參考信號、并且輸出具有輸出頻率的輸出信號,所述輸出信號是所述參考信號和反饋信號的函數(shù);
反饋路徑,所述反饋路徑具有與其相關(guān)聯(lián)的分頻器電路,并且所述反饋路徑被配置為接收所述輸出信號、并且基于所述分頻器電路的分頻值來生成具有減小的頻率的所述反饋信號,其中,所述反饋信號被提供給所述前饋路徑;
調(diào)制器電路,所述調(diào)制器電路被配置為接收調(diào)制數(shù)據(jù)、并且將分頻器控制信號提供給所述分頻器電路以控制所述分頻器電路的分頻值;以及
相位跟蹤電路,所述相位跟蹤電路被配置為確定由于所述鎖相環(huán)的鎖定狀態(tài)中的中斷導(dǎo)致的、從所述輸出信號的初始相位值的相位漂移的量。
6.如權(quán)利要求5所述的鎖相環(huán),其中,所述相位跟蹤電路被配置為使用調(diào)制輸入序列和先前信道字來確定由于中斷導(dǎo)致的、從所述輸出信號的所述初始相位值的所述相位漂移的量。
7.如權(quán)利要求6所述的鎖相環(huán),其中,所述調(diào)制輸入序列包括調(diào)制數(shù)據(jù)、以及確定所述鎖相環(huán)的新信道頻率的新信道字。
8.如權(quán)利要求6所述的鎖相環(huán),其中,所述相位跟蹤電路包括:
第一計算電路,所述第一計算電路被配置為將調(diào)制數(shù)據(jù)與新信道控制字相組合以形成用于由所述調(diào)制器電路使用的頻率控制字;以及
第二計算電路,所述第二計算電路被配置為確定所述頻率控制字與所述先前信道字之差,其中,所述差反映相位漂移的改變的率。
9.如權(quán)利要求8所述的鎖相環(huán),其中,所述相位跟蹤電路還包括:累加器電路,所述累加器電路被配置為累加時間的周期內(nèi)的從所述第二計算電路輸出的所述差,其中,來自所述第二計算電路的所述差的累加的輸出表示從所述初始相位值的相位漂移的量。
10.如權(quán)利要求9所述的鎖相環(huán),其中,所述累加器電路還包括截斷電路,所述截斷電路被配置為在累加的相位漂移量大于360度時執(zhí)行折疊功能。
11.如權(quán)利要求10所述的鎖相環(huán),其中,所述截斷電路被配置為通過丟棄來自所述第二計算電路的所述差的所述累加的輸出的整數(shù)部分執(zhí)行所述折疊功能。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾IP公司,未經(jīng)英特爾IP公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510505612.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





