[發明專利]自適應輸出超低靜態電流的低壓差線性穩壓器有效
| 申請號: | 201510076036.2 | 申請日: | 2015-02-12 |
| 公開(公告)號: | CN104656733A | 公開(公告)日: | 2015-05-27 |
| 發明(設計)人: | 肖夏;張庚宇 | 申請(專利權)人: | 天津大學 |
| 主分類號: | G05F1/56 | 分類號: | G05F1/56 |
| 代理公司: | 天津市北洋有限責任專利代理事務所 12201 | 代理人: | 劉國威 |
| 地址: | 300072*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 自適應 輸出 靜態 電流 低壓 線性 穩壓器 | ||
1.一種自適應輸出超低靜態電流的低壓差線性穩壓器,其特征是,由兩個增益放大級、兩個CMOS功率晶體管回路、一個反饋回路、減小過沖回路和一個頻率補償回路組成;輸入信號由第一增益放大級的反相輸入端輸入后依次經第二放大級、第一CMOS功率晶體管回路輸出;第一增益放大級的輸出還通過第二CMOS功率晶體管回路直接輸出到第一CMOS功率晶體管回路輸出端;反饋回路連接在第一增益放大級的同相輸入端、第一CMOS功率晶體管回路輸出端之間;頻率補償回路連接在第一增益放大級的輸出端、第一CMOS功率晶體管回路輸出端之間;減小過沖回路連接到第一CMOS功率晶體管回路輸出端。
2.如權利要求1所述的自適應輸出超低靜態電流的低壓差線性穩壓器,其特征是,所述LDO具體結構為:由第一至第十四PMOS晶體管M10、M11、M12、M15、M16、M101、M21、M22、M131、M23、M26、M27、MP1、MP2以及第一至第十六NMOS晶體管M13、M14、M132、M133、M17、M18、M171、M181、M19、M20、M24、M25、M28、M31、M321、M322共30個MOS晶體管、四個電容即補償電容Ca、Cm、Cz、CL以及五個電阻即電阻R1、R2、Rm、Rz、RL共同構成;其中:
第一至第十四PMOS晶體管M10、M11、M12、M15、M16、M101、M21、M22、M23、M26、M27、MP1、MP2的源極共同接供電電源VDD;除了第二至第三PMOS晶體管M11、M12外,第一、第四至第十四PMOS晶體管M10、M15、M16、M101、M21、M22、M23、M26、M27、MP1、MP2的襯底端接供電電源VDD;第一至第八、第十一至第十四、第十六NMOS晶體管M13、M14、M132、M133、M17、M18、M171、M181、M24、M25、M28、M31、M322的源極共同接地GND;第一至第十六NMOS晶體管M13、M14、M132、M133、M17、M18、M171、M181、M19、M20、M24、M25、M28、M31、M321、M322的襯底端接地GND;
第一PMOS晶體管M10的柵極共同接第一偏置電壓Vb1、漏極接第二至第三PMOS晶體管M11、M12的源極和襯底以及第四PMOS晶體管M15的漏極;第六PMOS晶體管M10、M101的柵極共同接第一偏置電壓Vb1;第一至第二PMOS晶體管M11、M12的柵極分別接共模輸入電壓Vcm和參考基準電壓Vref端;第一PMOS晶體管M11、第一、第五NMOS晶體管M13、M17的漏極、第七NMOS晶體管M171的柵極共同接第九NMOS晶體管M19的源極;第二PMOS晶體管M12、第二NMOS晶體管M14、第六NMOS晶體管M18的漏極、第八NMOS晶體管M181的柵極、第一電容Ca的左端共同接第十NMOS晶體管M20的源極;
第七NMOS晶體管M171的漏極、第九NMOS晶體管M19的柵極共同接第一電阻R1的下端;第八NMOS晶體管M181的漏極、第十NMOS晶體管M20的柵極共同接第二電阻R2的下端;第一至第二電阻R1、R2的上端共同接第六PMOS晶體管M101的漏極;第七至第八PMOS晶體管M21、M22的柵極、第七PMOS晶體管M21的漏極共同接第十NMOS晶體管M19的漏極;第九至第十PMOS晶體管M131、M23、第十三PMOS晶體管MP1的柵極共同接第十NMOS晶體管M20、第八PMOS晶體管M22的漏極;第一至第四NMOS晶體管M13、M14、M132、M133的柵極共同接第九PMOS晶體管M131、第四NMOS晶體管M132的漏極;第五至第六、第十三NMOS晶體管M17、M18、M28的柵極、第三電阻Rm的左端共同接第二偏置電壓Vb2;
第十一至第十二NMOS晶體管M24、M25的柵極共同接第十一NMOS晶體管M24、第十PMOS晶體管M23的漏極;第十二NMOS晶體管M25、第十一PMOS晶體管M26的漏極、第二電容Cm的上端共同接第十四PMOS晶體管MP2的柵極;第十一至第十二PMOS晶體管M26、M27的柵極共同接第十二PMOS晶體管M27、第十三NMOS晶體管M28的漏極;第十三PMOS晶體管MP1的漏極、第四電阻Rz的上端、第第十四NMOS晶體管M31的漏極、負載電容CL的上端、負載電阻RL的上端共同接輸出端VOUT;第三電容Cz的上端接地四電阻Rz的下端、下端接地;第十四NMOS晶體管M31的柵極、第二電容Cm的下端共同接第三電阻Rm的右端;第十五NMOS晶體管M321的柵極和漏極共同接第十四PMOS晶體管MP2的漏極;第十六NMOS晶體管M322的柵極和漏極、第十五NMOS晶體管M321的源極共同接共模反饋電壓Vcm。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于天津大學;,未經天津大學;許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510076036.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種帶驗鈔功能的電腦主機
- 下一篇:一種模具線切割加工中的監控系統





