[發(fā)明專利]具備可編程的邏輯電路設(shè)備的電子裝置以及改寫方法有效
| 申請(qǐng)?zhí)枺?/td> | 201510049874.0 | 申請(qǐng)日: | 2015-01-30 |
| 公開(公告)號(hào): | CN104820607B | 公開(公告)日: | 2018-10-02 |
| 發(fā)明(設(shè)計(jì))人: | 小野壽浩 | 申請(qǐng)(專利權(quán))人: | 柯尼卡美能達(dá)株式會(huì)社 |
| 主分類號(hào): | G06F8/61 | 分類號(hào): | G06F8/61 |
| 代理公司: | 北京市柳沈律師事務(wù)所 11105 | 代理人: | 胡金瓏;薛侖 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具備 可編程 邏輯電路 設(shè)備 電子 裝置 以及 改寫 方法 | ||
1.一種電子裝置,其中,具有:
微處理器;
可編程的邏輯電路設(shè)備,通過生成并輸出對(duì)所述微處理器的電源以及復(fù)位的至少其中一個(gè)進(jìn)行控制的控制信號(hào),對(duì)所述微處理器的電源以及復(fù)位的至少其中一個(gè)進(jìn)行控制;以及
信號(hào)隔斷部,在所述微處理器正在改寫所述可編程的邏輯電路設(shè)備的電路結(jié)構(gòu)數(shù)據(jù)的期間,隔斷從所述可編程的邏輯電路設(shè)備輸出了的所述控制信號(hào)。
2.如權(quán)利要求1所述的電子裝置,其特征在于,
所述可編程的邏輯電路設(shè)備內(nèi)置可改寫的非易失存儲(chǔ)器,在該可改寫的非易失存儲(chǔ)器中存儲(chǔ)所述電路結(jié)構(gòu)數(shù)據(jù)。
3.如權(quán)利要求1或者2所述的電子裝置,其特征在于,
所述微處理器
在所述可編程的邏輯電路設(shè)備的電路結(jié)構(gòu)數(shù)據(jù)的改寫完成之后,控制所述信號(hào)隔斷部解除所述控制信號(hào)的隔斷,
在所述信號(hào)隔斷部解除了所述控制信號(hào)的隔斷之后,將所述電子裝置整體初始化。
4.如權(quán)利要求1所述的電子裝置,其特征在于,
所述微處理器通過確認(rèn)從所述可編程的邏輯電路設(shè)備輸出的信號(hào)的邏輯,確認(rèn)所述電路結(jié)構(gòu)數(shù)據(jù)的改寫是否適當(dāng)?shù)乇粓?zhí)行。
5.如權(quán)利要求1所述的電子裝置,其特征在于,
所述微處理器具備通常動(dòng)作模式以及PLD改寫動(dòng)作模式這兩個(gè)動(dòng)作模式,
在所述動(dòng)作模式是PLD改寫動(dòng)作模式時(shí),改寫所述可編程的邏輯電路設(shè)備的電路結(jié)構(gòu)數(shù)據(jù),
另一方面,在所述動(dòng)作模式是通常動(dòng)作模式時(shí),對(duì)所述可編程的邏輯電路設(shè)備以外的其他設(shè)備執(zhí)行讀/寫。
6.如權(quán)利要求5所述的電子裝置,其特征在于,還具有:
作為所述其他設(shè)備的存儲(chǔ)部;以及
選擇部,根據(jù)所述動(dòng)作模式選擇所述可編程的邏輯電路設(shè)備以及所述存儲(chǔ)部之中的其中一個(gè)。
7.如權(quán)利要求5所述的電子裝置,其特征在于,
所述信號(hào)隔斷部具備:三態(tài)緩沖器,輸入所述控制信號(hào),并向所述微處理器進(jìn)行輸出,
在所述動(dòng)作模式是PLD改寫動(dòng)作模式時(shí),由于所述三態(tài)緩沖器成為高阻抗?fàn)顟B(tài),因此所述控制信號(hào)從所述微處理器被隔斷,
在所述動(dòng)作模式是通常動(dòng)作模式時(shí),由于所述三態(tài)緩沖器成為導(dǎo)通狀態(tài),因此所述控制信號(hào)被輸入至所述微處理器。
8.如權(quán)利要求7所述的電子裝置,其特征在于,
從與向所述可編程的邏輯電路設(shè)備供應(yīng)電力的電源相同的電源對(duì)所述三態(tài)緩沖器供應(yīng)電力。
9.如權(quán)利要求7或者8所述的電子裝置,其特征在于,
上拉電阻或者下拉電阻被連接到所述三態(tài)緩沖器的輸出端子,
所述輸出端子被上拉或者下拉,以使在所述三態(tài)緩沖器為高阻抗?fàn)顟B(tài)的情況下,所述微處理器的動(dòng)作被繼續(xù)。
10.如權(quán)利要求7所述的電子裝置,其特征在于,
上拉電阻或者下拉電阻被連接到所述三態(tài)緩沖器的輸入端子,
所述輸入端子被上拉或者下拉,以使在所述控制信號(hào)不穩(wěn)定的情況下所述微處理器的動(dòng)作不被開始。
11.如權(quán)利要求7所述的電子裝置,其特征在于,
上拉電阻或者下拉電阻被連接到所述三態(tài)緩沖器的啟用端子,
所述啟用端子被上拉或者下拉,以使所述三態(tài)緩沖器成為啟用狀態(tài)。
12.如權(quán)利要求5所述的電子裝置,其特征在于,
所述信號(hào)隔斷部具備:模擬開關(guān),輸入所述控制信號(hào),并向所述微處理器進(jìn)行輸出,
在所述動(dòng)作模式是PLD改寫動(dòng)作模式時(shí),由于所述模擬開關(guān)成為高阻抗?fàn)顟B(tài),因此所述控制信號(hào)從所述微處理器被隔斷,
在所述動(dòng)作模式是通常動(dòng)作模式時(shí),由于所述模擬開關(guān)成為導(dǎo)通狀態(tài),因此所述控制信號(hào)被輸入至所述微處理器。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于柯尼卡美能達(dá)株式會(huì)社,未經(jīng)柯尼卡美能達(dá)株式會(huì)社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510049874.0/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 傳感設(shè)備、檢索設(shè)備和中繼設(shè)備
- 簽名設(shè)備、檢驗(yàn)設(shè)備、驗(yàn)證設(shè)備、加密設(shè)備及解密設(shè)備
- 色彩調(diào)整設(shè)備、顯示設(shè)備、打印設(shè)備、圖像處理設(shè)備
- 驅(qū)動(dòng)設(shè)備、定影設(shè)備和成像設(shè)備
- 發(fā)送設(shè)備、中繼設(shè)備和接收設(shè)備
- 定點(diǎn)設(shè)備、接口設(shè)備和顯示設(shè)備
- 傳輸設(shè)備、DP源設(shè)備、接收設(shè)備以及DP接受設(shè)備
- 設(shè)備綁定方法、設(shè)備、終端設(shè)備以及網(wǎng)絡(luò)側(cè)設(shè)備
- 設(shè)備、主設(shè)備及從設(shè)備
- 設(shè)備向設(shè)備轉(zhuǎn)發(fā)





