[發明專利]具有自動配置的集成裝置有效
| 申請號: | 201480051843.2 | 申請日: | 2014-10-07 |
| 公開(公告)號: | CN105579988B | 公開(公告)日: | 2019-01-18 |
| 發明(設計)人: | 阿蒂詩·高希 | 申請(專利權)人: | 密克羅奇普技術公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 沈錦華 |
| 地址: | 美國亞*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 自動 配置 集成 裝置 | ||
1.一種用于控制集成電路裝置中的配置的方法,所述集成電路裝置包括至少一個可控制輸入/輸出端口,所述至少一個可控制輸入/輸出端口具有各自連接所述集成電路裝置的外部引腳的數據輸出驅動器、數據輸入驅動器、可控制上拉電阻器、可控制下拉電阻器,所述方法包括以下步驟:
只啟用所述上拉電阻器且通過所述數據輸入驅動器讀取相關輸入作為第一位;
只啟用所述下拉電阻器且通過所述數據輸入驅動器讀取相關輸入作為第二位;
使第一端口三態化且通過所述數據輸入驅動器讀取相關輸入作為另一位;
根據所讀取的位來編碼值;及
根據所編碼的值確定固件操作。
2.根據權利要求1所述的方法,其進一步包括
禁用所述上拉電阻器及下拉電阻器,及
用邏輯‘0’驅動所述第一端口且通過所述數據輸入驅動器讀取相關輸入作為第三位;
用邏輯‘1’驅動所述第一端口且通過所述數據輸入驅動器讀取相關輸入作為第四位。
3.根據權利要求1所述的方法,其進一步包括存取與所述至少一個可控制輸入/輸出端口連接的外部外圍裝置以檢驗所述外部外圍裝置的存在。
4.根據權利要求2所述的方法,其進一步包括存取與所述至少一個可控制輸入/輸出端口連接的外部外圍裝置以檢驗所述外部外圍裝置的存在。
5.根據權利要求1所述的方法,其中外部上拉電阻器連接所述外部引腳。
6.根據權利要求1所述的方法,其中外部下拉電阻器連接所述外部引腳。
7.根據權利要求2所述的方法,其中外部上拉電阻器連接所述外部引腳。
8.根據權利要求2所述的方法,其中外部下拉電阻器連接所述外部引腳。
9.根據權利要求1所述的方法,其中針對每一端口重復所述步驟。
10.根據權利要求2所述的方法,其中針對每一端口重復所述步驟。
11.根據權利要求2所述的方法,其中為編碼六個值,所述外部引腳連接200k Ohm下拉或上拉電阻器、10k Ohm下拉或上拉電阻器、10Ohm或100Ohm上拉或下拉電阻器中的一者。
12.一種集成電路裝置,其包括:
至少一個可控制輸入/輸出端口,其具有各自連接所述集成電路裝置的外部引腳的數據輸出驅動器、數據輸入驅動器、可控制上拉電阻器、可控制下拉電阻器,
數字處理器,其耦合所述至少一個可控制輸入/輸出端口且經配置以:
只啟用所述上拉電阻器且通過所述數據輸入驅動器讀取相關輸入作為第一位;
只啟用所述下拉電阻器且通過所述數據輸入驅動器讀取相關輸入作為第二位;
使第一端口三態化且通過所述數據輸入驅動器讀取相關輸入作為另一位;
根據所讀取的位來編碼值;及
根據所編碼的值確定固件操作。
13.根據權利要求12所述的集成電路裝置,其中所述數字處理器經進一步配置以:
禁用所述上拉電阻器及下拉電阻器,及
用邏輯‘0’驅動所述第一端口且通過所述數據輸入驅動器讀取相關輸入作為第三位;
用邏輯‘1’驅動所述第一端口且通過所述數據輸入驅動器讀取相關輸入作為第四位。
14.根據權利要求12所述的集成電路裝置,其中所述數字處理器針對多個外部輸入/輸出端口重復配置。
15.根據權利要求13所述的集成電路裝置,其中所述數字處理器針對多個外部輸入/輸出端口重復配置。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于密克羅奇普技術公司,未經密克羅奇普技術公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201480051843.2/1.html,轉載請聲明來源鉆瓜專利網。





