[實用新型]應用于TDI型CMOS圖像傳感器的模擬累加器有效
| 申請號: | 201420825842.6 | 申請日: | 2014-12-21 |
| 公開(公告)號: | CN204272277U | 公開(公告)日: | 2015-04-15 |
| 發明(設計)人: | 徐江濤;黃福軍;聶凱明;高志遠;史再峰;高靜;姚素英 | 申請(專利權)人: | 天津大學 |
| 主分類號: | H04N5/3745 | 分類號: | H04N5/3745;H04N5/353 |
| 代理公司: | 天津市北洋有限責任專利代理事務所 12201 | 代理人: | 劉國威 |
| 地址: | 300072*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 應用于 tdi cmos 圖像傳感器 模擬 累加器 | ||
1.一種應用于TDI型CMOS圖像傳感器的模擬累加器,包括運算放大器、N+1級積分器、采樣開關、積分開關,其特征是,還包括兩個正反饋電容,一個正反饋電容連接在運算放大器的正輸入端與正輸出端之間,另一個正反饋電容連接在運算放大器的負輸入端與負輸出端之間。
2.如權利要求1所述的應用于TDI型CMOS圖像傳感器的模擬累加器,其特征是,正反饋電容結構具體為,電容值呈指數變化的三個正反饋電容上下各連接一個開關,通過校正碼控制開關是否導通,來決定電容是否接入電路;校正碼由一個三位計數器產生,該計數器由三個D觸發器級聯實現,每個D觸發器輸出端反相Qn反接回數據端D與下一級D觸發器的時鐘端Clk,第一級D觸發器的輸入端由Cal.Bit控制,最終的輸出為所有D觸發器的輸出端Q。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于天津大學,未經天津大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420825842.6/1.html,轉載請聲明來源鉆瓜專利網。





