[實用新型]基于門限自適應的M-Bus主站電路有效
| 申請號: | 201420793420.5 | 申請日: | 2014-12-16 |
| 公開(公告)號: | CN204258749U | 公開(公告)日: | 2015-04-08 |
| 發明(設計)人: | 隋振法;劉淑華;師振偉 | 申請(專利權)人: | 山東力創科技有限公司 |
| 主分類號: | H03K3/013 | 分類號: | H03K3/013;H04B1/16 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 271199 山*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 門限 自適應 bus 電路 | ||
1.基于門限自適應的M-Bus主站電路,包括AC/DC供電電源(1)、M-Bus主站發送電路(2)、過流保護電路(3)和M-bus接口(4),M-Bus主站發送電路(2)和過流保護電路(3)均與AC/DC供電電源(1)連接,同時與M-bus接口(4)連接,其特征在于:所述的AC/DC供電電源(1)同時連接基于門限自適應的M-Bus主站接收電路(5),基于門限自適應的M-Bus主站接收電路(5)也同時與M-bus接口(4)連接,過流保護電路(3)接入基于門限自適應的M-Bus主站接收電路(5),M-Bus主站發送電路(2)接入基于門限自適應的M-Bus主站接收電路(5);所述的基于門限自適應的M-Bus主站接收電路(5)包括采樣電阻R1、電壓跟隨器電路(51)、門限電壓電路(52)、加法器電路(53)和比較器電路(54);所述的電壓跟隨器電路(51)由電感L1、電容C1和第一運算放大器U1組成,電感L1、電容C1的一端并聯后接入第一運算放大器U1的負輸入端,電容C1的另一端與采樣電阻R1的一端并聯后接地,電感L1的另一端與采樣電阻R1的另一端并聯后接于M-Bus主站發送電路(2)的發送信號線;所述的門限電壓電路(52)由電阻R2、電阻R3和第二運算放大器U2組成,其中電阻R2和電阻R3的一端相連接后接入第二運算放大器U2的負輸入端,電阻R2的另一端與AC/DC供電電源(1)連接,電阻R3的另一端接地;所述的加法器電路(53)包括第三運算放大器U3和電阻R6、電阻R7,第三運算放大器U3的負輸入端分別通過電阻R5和電阻R4與門限電壓電路(52)中的第二運算放大器U2的輸出端和電壓跟隨器電路(51)中的第一運算放大器U1的輸出端連接;所述的比較器電路(54)由第四運算放大器U4、電阻R8、電阻R9和三極管Q1組成,第四運算放大器U4的正輸入端與加法器電路(53)中的第三運算放大器U3的輸出端連接,第四運算放大器U4的負輸入端連接發送信號線,并同時通過電感L1連接電壓跟隨器電路(51)中的第一運算放大器U1的負輸入端、通過電阻R1接地和接電容C1,第四運算放大器U4的輸出端通過電阻R8接入三極管Q1基極,三極管Q1的發射極接地,三極管Q1集電極通過電阻R9接AC/DC供電電源(1)。
2.根據權利要求1所述的基于門限自適應的M-Bus主站電路,其特征在于:所述的電壓跟隨器電路(51)中的第一運算放大器U1的正輸入端通過導線與其輸出端連接;所述的門限電壓電路(52)中的第二運算放大器U2的正輸入端通過導線與其輸出端連接;所述的加法器電路(53)中的第三運算放大器U3的正輸入端通過電阻R6連接其輸出端,同時通過電阻R7接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于山東力創科技有限公司,未經山東力創科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420793420.5/1.html,轉載請聲明來源鉆瓜專利網。





