[實用新型]一種具有恒定差分輸出電壓的MLVDS驅動器有效
| 申請號: | 201420717838.8 | 申請日: | 2014-11-26 |
| 公開(公告)號: | CN204206141U | 公開(公告)日: | 2015-03-11 |
| 發明(設計)人: | 王會影;戴廣豪 | 申請(專利權)人: | 成都振芯科技股份有限公司 |
| 主分類號: | H03K17/56 | 分類號: | H03K17/56;H03F3/45 |
| 代理公司: | 成都金英專利代理事務所(普通合伙) 51218 | 代理人: | 袁英 |
| 地址: | 610000 四川*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 具有 恒定 輸出 電壓 mlvds 驅動器 | ||
技術領域
本實用新型涉及一種MLVDS驅動器,特別是一種具有恒定差分輸出電壓的MLVDS驅動器。
背景技術
LVDS技術以低功耗、高傳輸速率和抗干擾性能等優點,逐漸成為通信技術中的熱門技術之一,然后再多點(Multi-Point)應用中遇到了問題。LVDS總線無法像RS-485總線一樣,使多個網絡節點互連在一起組成一個通訊網絡,而RS-485總線技術的速度和功耗也限制了其在高速總線系統的應該,因為多點LVDS即MLVDS應運而生,并在2002年發布了MLVDS行業標準TIA/EIA-899。MLVDS驅動器需要滿足差分電壓擺幅為480mV~650mV,共模電壓范圍0.3V~2.1V等要求,因此對驅動器的要求是有足夠的驅動能力來驅動多路負載,同時要能承受由于單板熱插拔所引起的物理總線上負載的變化。
發明內容
本實用新型的目的在于克服現有技術的不足,提供一種具有恒定差分輸出電壓的MLVDS驅動器,該驅動器能夠對輸出的差分電壓的高低電平進行采樣并作差后得到差分輸出電壓,通過差分輸出電壓與基準電壓進行比較后調整輸出電流,進而穩定差分輸出電壓。
本實用新型的目的是通過以下技術方案來實現的:一種具有恒定差分輸出電壓的MLVDS驅動器,它包括輸出級電路、高電平采樣電路、低電平采樣電路、差分輸出電壓采樣電路和誤差放大電路,輸出級的輸出端連接了高、低電平采樣電路,高、低電平采樣電路的輸出連接到差分輸出電壓采樣電路,差分輸出電壓采樣電路的輸出與誤差放大器連接,誤差放大器的輸出與輸出級電路連接,所述的輸出級電路輸出相位相反的差分信號;所述的低電平采樣電路采樣差分信號的低電平,所述的高電平采樣電路采樣差分信號的高電平,所述的差分輸出采樣電路對采樣到的高、低電平作差得到差分輸出電壓。
所述的輸出級電路的負輸出端還連接有開關管MP1,輸出級電路的正輸出端還連接有開關管MP2,輸出級的正負輸出端之間通過串聯的電阻R1和電阻R2連接,所述的誤差放大器還與一個參考電壓連接。
所述的輸出級電路包括驅動管MP3、MP4、MN1和MN2,其中MP3、MN1的柵極和MP4、MN2的柵極分別接收到來自前級的差分信號INN和INP,輸出相位相反的低壓差分信號OUTP、OUTN,MP0管輸入級電壓為誤差放大器的輸出電壓VEA,調整輸出級電路的驅動電流,MP0管的輸出連接電阻R3和R4,為輸出的低壓差分信號提供穩定的共模電平。
所述的低電平采樣電路中的MP5、MP6輸入端接驅動器輸出級輸出的低壓差分信號OUTN、OUTP,誤差放大器EA1的正輸入端與MP5、MP6連接,負輸入端經過電阻R5與電壓VDD連接,MP5、MP6之間通過R6與電壓VDD連接,誤差放大器EA1的輸出端與MP7管連接同時輸出低電平信號VL,MP7管一端與R5連接,一端與MP5、MP6共同接地。
所述的高電平采樣電路中的MN3、MN4的輸入端接驅動器輸出級輸出的低電壓差分信號OUTN、OUTP,誤差放大器EA2的正輸入端與MN3、MN4連接,負輸入端經過R7接地,MN3、MN4之間經過電阻R8接地,誤差放大器EA2的輸出端與MN0連接,同時輸出高電平電壓VH,?MN0管的一端與R7連接,另一端與MN3、MN4共同連接電壓VDD。
所述的差分輸出采樣電路中的OMP1的正輸入端連接高電平采樣電路輸出的高電平VH,OMP2的正輸入端連接低電平采樣電路輸出的低電平VL,OMP1的輸出分別與MP7和MP8連接,OMP1的負輸入端與MP7的一端連接,MP7和MP8共同連接電壓VDD,OMP2的輸出端與MN5連接,OMP2的負輸入端與MN5的一端連接,MN5的另一端接地,MN5與MP7之間連接有電阻R10,MP8的另一端經過電阻R9輸出差分電壓VOD。
本實用新型的有益效果是:本實用新型提供一種具有恒定差分輸出電壓的MLVDS驅動器,該驅動器能夠對輸出的差分電壓的高低電平進行采樣并作差后得到差分輸出電壓,通過差分輸出電壓與基準電壓進行比較后調整輸出電流,進而穩定差分輸出電壓。
附圖說明
圖1為具有恒定差分輸出電壓的MLVDS驅動器電路具體模塊框圖;
圖2為驅動器輸出級結構圖;
圖3為低電平采樣電路圖;
圖4為高電平采樣電路圖;
圖5為差分輸出電壓采樣電路圖。
具體實施方式
下面結合附圖進一步詳細描述本實用新型的技術方案,但本實用新型的保護范圍不局限于以下所述。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都振芯科技股份有限公司,未經成都振芯科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420717838.8/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種時鐘數據恢復電路
- 下一篇:濾波器排





