[實用新型]存儲器燒錄接口電路有效
| 申請號: | 201420700438.6 | 申請日: | 2014-11-20 |
| 公開(公告)號: | CN204614456U | 公開(公告)日: | 2015-09-02 |
| 發明(設計)人: | 王承君;陳國棟;張豪威;李猛 | 申請(專利權)人: | 杭州士蘭微電子股份有限公司 |
| 主分類號: | G11C17/18 | 分類號: | G11C17/18 |
| 代理公司: | 北京成創同維知識產權代理有限公司 11449 | 代理人: | 蔡純;柳興坤 |
| 地址: | 310012*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲器 接口 電路 | ||
技術領域
本實用新型涉及數據存儲領域,尤其涉及一種存儲器的燒錄接口電路。
背景技術
用于長久保持數據的非揮發性存儲器在電子產品中有著廣泛的應用。一次性可編程(One?Time?Programmable,OTP)存儲器在應用中只允許進行一次編程。用戶可以根據不同的需求對OTP存儲器進行編程操作,然后不允許再次修改OTP存儲器中的內容,從而提供了存儲器編程的可操作性和靈活性以及數據安全性。OTP存儲器廣泛應用于存儲安全信息、產品標識符、信息履歷管理信息用的ID芯片以及用于程序存儲的控制器芯片等領域,應用方式靈活,成本較低。
可以采用燒錄器對OTP存儲器進行編程操作。現有的燒錄器通常包括單組燒錄管腳,其中采用單組的時鐘和數據,將數據直接寫入OTP存儲器,從而實現燒錄。由于現有的燒錄器的燒錄管腳不能重新配置,因而難以兼容系統的多樣性設計。由于燒錄管腳僅僅對應于一個數據通道,因此在燒錄過程中不能滿足數據的保密性要求和抗干擾碼要求。
為了提供多個數據通道,可以設置多組燒錄管腳,并且對不同組的燒錄管腳進行復用控制,從而實現多個OTP存儲器的并行燒錄。該方法可以共用位于復用模塊上游的硬件資源(例如上位機、上游數據總線),并且由于同時燒錄多個OTP存儲器可以提高燒錄的效率。然而,多組燒錄管腳的復用控制會使芯片管腳增加或者增加額外的控制并且使得燒錄不可靠,也沒法實現保密。
隨著電子技術的發展,期望芯片的燒錄管腳可以根據期望的方案靈活配置,從而實現燒錄方法的可靠性以及保密性。
實用新型內容
有鑒于此,本實用新型提供了一種存儲器燒錄接口電路。
根據本實用新型的一方面,提供一種存儲器燒錄接口電路,采用至少一個燒錄通道,每個燒錄通道用于將數據信號從相應的一組燒錄管腳傳送至存儲器,包括:至少一個選擇信號產生模塊,分別接收時鐘信號和干擾序列信號并且產生相應的燒錄通道的選擇信號;燒錄端口選擇模塊,從所述至少一個選擇信號產生模塊接收選擇信號,并且根據選擇信號將相應的燒錄通道導通;以及燒錄控制模塊,從燒錄端口選擇模塊接收時鐘信號、燒錄模式序列和燒錄數據序列,并且產生燒錄模式信號和燒錄控制信號,其中所述至少一個選擇信號產生模塊包括干擾序列解碼模塊,所述干擾序列解碼模塊對干擾序列信號解碼,以及將解碼干擾序列和預存序列對比而產生選擇信號。
優選地,所述燒錄接口電路還包括管腳處理模塊,所述管腳處理模塊對輸入的時鐘信號進行濾波處理。
優選地,所述至少一個選擇信號產生模塊包括彼此不同的預存序列。
優選地,所述至少一個燒錄通道分別包括用于傳送時鐘信號的時鐘數據線、用于傳送干擾序列信號的選擇數據線、以及用于傳送燒錄模式序列和燒錄數據序列的燒錄數據線。
優選地,所述選擇數據線與所述燒錄數據線為共用的數據線。
優選地,所述燒錄數據線為多條,使得在選擇一個數據通道時,可以經由相應的數據通道的多條燒錄數據線同時寫入多個存儲器。
優選地,所述選擇數據線與所述多條燒錄數據線之一為共用數據線。
根據本實用新型的另一方面,提供一種存儲器燒錄方法,采用至少一個燒錄通道,每個燒錄通道用于將數據信號從相應的一組燒錄管腳傳送至存儲器,包括:根據時鐘信號和干擾序列信號產生相應的燒錄通道的選擇信號;根據選擇信號將相應的燒錄通道導通;根據時鐘信號和燒錄模式序列產生燒錄模式信號;以及根據時鐘信號和燒錄數據序列產生燒錄控制信號。
優選地,根據時鐘信號和干擾序列信號產生相應的燒錄通道的選擇信號包括:對干擾序列信號解碼;以及將解碼干擾序列和燒錄通道的預存序列對比而產生選擇信號。
優選地,在對干擾序列信號解碼的步驟之前,還包括:對時鐘信號進行濾波。
優選地,所述燒錄通道的預存序列彼此不同。
優選地,在根據時鐘信號和燒錄數據序列產生燒錄控制信號的步驟之后,還包括:將燒錄控制信號經由多條燒錄數據線同時寫入多個存儲器。
本實用新型提供了的存儲器燒錄接口電路,只需要對選定的一組燒錄管腳輸入一個序列即可將該組管腳選為燒錄管腳,實現燒錄方法的可靠性以及保密性。
附圖說明
圖1為根據本實用新型的OTP存儲器燒錄系統實施例的結構框圖。
圖2為圖1中的燒錄接口電路第一實施例的結構框圖。
圖3為圖1中的燒錄接口電路第二實施例的結構框圖。
圖4為根據本實用新型的OTP存儲器燒錄系統實施例的時鐘信號PClk和數據信號PData的時序圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州士蘭微電子股份有限公司,未經杭州士蘭微電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420700438.6/2.html,轉載請聲明來源鉆瓜專利網。





