[實(shí)用新型]級聯(lián)電池保護(hù)電路和系統(tǒng)有效
| 申請?zhí)枺?/td> | 201420638500.3 | 申請日: | 2014-10-30 |
| 公開(公告)號: | CN204230871U | 公開(公告)日: | 2015-03-25 |
| 發(fā)明(設(shè)計(jì))人: | 張勇;尹航;王釗 | 申請(專利權(quán))人: | 無錫中星微電子有限公司 |
| 主分類號: | H02H7/18 | 分類號: | H02H7/18 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 214135 江蘇省無錫市新*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 級聯(lián) 電池 保護(hù) 電路 系統(tǒng) | ||
1.一種級聯(lián)電池保護(hù)電路,所述電路包括級聯(lián)的多個電芯保護(hù)單元,其特征在于,每個電芯保護(hù)單元的檢測輸出端通過第一電阻與相鄰下級電芯保護(hù)單元的檢測輸入端相連接;每個所述電芯保護(hù)單元包括:第一電流鏡電路、數(shù)字控制單元和第二電流鏡電路;
通過所述第一電流鏡電路的所述檢測輸入端檢測電路的電壓信號,根據(jù)所述電壓信號得到下拉電流;根據(jù)所述下拉電流輸出第一信號;
所述數(shù)字控制單元,用于根據(jù)所述第一信號得到第一狀態(tài)信號,并將所述第一狀態(tài)信號與本級電芯保護(hù)單元的放電保護(hù)輸出信號進(jìn)行狀態(tài)判斷,得到第一控制信號和第二控制信號;其中所述第一控制信號和第二控制信號互為反相信號;
所述第二電流鏡電路,根據(jù)所述第一控制信號和第二控制信號的控制,通過所述第二電流鏡電路的所述電壓檢測輸出端向下級電芯保護(hù)單元輸出電壓信號。
2.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第一電流鏡電路包括:第一NMOS晶體管N7、第一PMOS晶體管P1、第二PMOS晶體管P2和第一恒流源I0;
所述第一NMOS晶體管N7的柵極接地連接,源極連接所述檢測輸入端,漏極與所述第一PMOS晶體管P1的漏極相連接,并與所述第一PMOS晶體管P1和第二PMOS晶體管P2共柵連接;第一PMOS晶體管P1和第二PMOS晶體管P2共柵共源連接,第一PMOS晶體管P1的漏極為所述第一電流鏡電路的電流輸入端,所述第二PMOS晶體管P2的漏極與所述第一恒流源串聯(lián)連接,為所述第一電流鏡電路的輸出端;其中,所述第一PMOS晶體管P1和第二PMOS晶體管P2按第一比例匹配,以使所述流過第二PMOS晶體管P2的第一電流與所述下拉電流具有第一比例關(guān)系;
通過第一電流與所述第一恒流源I0的電流進(jìn)行競爭,得到第一信號;當(dāng)所述第一電流的電流值大于所述第一恒流源I0的電流值時,所述第一信號為高電平;當(dāng)所述第一電流的電流值小于所述第一恒流源I0的電流值時,所述第一信號為低電平。
3.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述數(shù)字控制單元包括:內(nèi)部邏輯控制子單元、第一邏輯子單元和第二邏輯子單元;
所述內(nèi)部邏輯控制子單元,用于產(chǎn)生位置標(biāo)示信號和所述放電保護(hù)輸出信號;
所述第一邏輯子單元,根據(jù)所述第一信號和所述位置標(biāo)示信號,生成第一狀態(tài)信號;
所述第二邏輯子單元,根據(jù)所述第一狀態(tài)信號和所述放電保護(hù)輸出信號生成所述第一控制信號和所述第二控制信號。
4.根據(jù)權(quán)利要求3所述的電路,其特征在于,
所述位置標(biāo)示信號用于標(biāo)識當(dāng)前所述電芯保護(hù)單元在所述電路中的位置;如果所述電芯保護(hù)單元為第一級電芯保護(hù)單元,則位置標(biāo)示信號為0,否則為1。
5.根據(jù)權(quán)利要求3所述的電路,其特征在于,所述放電保護(hù)輸出信號用于指示當(dāng)前電芯保護(hù)單元的工作狀態(tài);
當(dāng)所述本級電芯保護(hù)單元處于正常的工作狀態(tài)時,所述放電保護(hù)輸出信號為0;否則,為1。
6.根據(jù)權(quán)利要求3-5任一所述的電路,其特征在于,所述第一邏輯子單元包括第一反向器和與門;
所述第一反向器對所述第一信號進(jìn)行反向后輸出給所述與門的一個輸入端;所述與門的另一輸入端接入所述位置標(biāo)示信號,經(jīng)過與邏輯操作后,輸出所述第一狀態(tài)信號。
7.根據(jù)權(quán)利要求3-5任一所述的電路,其特征在于,所述第二邏輯子單元包括或非門和第二反向器;
所述或非門的一端接入所述第一狀態(tài)信號,另一端接入所述放電保護(hù)輸出信號,經(jīng)過或非門進(jìn)行或非邏輯操作后,輸出第二控制信號;所述第二反向器對所述第二控制信號進(jìn)行反向邏輯操作,輸出第一控制信號。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于無錫中星微電子有限公司,未經(jīng)無錫中星微電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420638500.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





