[實用新型]一種硅基微顯示器集成異步傳輸移位寄存器電路有效
| 申請號: | 201420620927.0 | 申請日: | 2014-10-27 |
| 公開(公告)號: | CN204143880U | 公開(公告)日: | 2015-02-04 |
| 發明(設計)人: | 耿衛東;曾夕;張蕰千;劉艷艷;莊再姣;張晉 | 申請(專利權)人: | 南開大學 |
| 主分類號: | G11C19/28 | 分類號: | G11C19/28;G09G3/32;G09G3/36 |
| 代理公司: | 天津佳盟知識產權代理有限公司 12002 | 代理人: | 侯力 |
| 地址: | 300071*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 硅基微 顯示器 集成 異步 傳輸 移位寄存器 電路 | ||
技術領域
本實用新型涉及平板顯示技術、頭盔顯示技術和智能視頻眼鏡等領域,特別涉及到一種硅基液晶微顯示器件、硅基有機發光微顯示器件的內部結構。
背景技術
硅基微顯示技術是近年來發展的一種新型顯示技術,包括硅基液晶LCoS和硅基有機發光器件OLEDoS,是利用大規模集成電路工藝在硅片上制備的微尺寸高分辨率顯示器,在可穿戴電子設備、虛擬現實、視頻眼鏡、微投影顯示器等便攜移動信息顯示領域具有非常廣泛的應用。
硅基微顯示器與傳統的平板顯示器一樣,顯示像素成矩陣分布,采用逐行逐列有源尋址的掃描結構來驅動像素進行信息顯示,在這種結構中,為了實現逐行逐列掃描,根據顯示器的分辨率設置了行移位寄存器和列移位寄存器。現行的行移位寄存器和列移位寄存器采用了串入并出的工作機制,在場同步信號和行時鐘的控制下,行移位寄存器的并行輸出端每次只有一級輸出高電平,驅動對應的一行像素的門級,用以將圖像數據寫入該行的像素電路中。同樣的原理,列移位寄存器的并行輸出端每次只有一級輸出高電平,驅動對應的列像素的數據線,從而完成一個像素上顯示數據的寫入。在這種掃描過程中,每一個時鐘周期,雖然M級或N級的移位寄存器都只有一個單元電路輸出高電平有效,而所有輸出低電平的單元電路則都處于空翻狀態,所有進行空翻的單元電路都會產生動態功耗。
本實用新型提出硅基微顯示器集成異步傳輸移位寄存器電路,工作可靠性高,可應用于各種低功耗硅基微顯示器片上掃描電路。
發明內容
本實用新型的目的是解決硅基微顯示器內部高速掃描驅動電路動態功耗大的問題,提供一種低功耗異步數據傳輸的硅基微顯示器集成異步傳輸移位寄存器電路,該電路結構可以在前一級電路輸出為高電平時被啟動工作,而在本級電路輸出高電平數據之后,斷開本級電路的時鐘,從而避免電路的空翻產生的功耗。
本實用新型提供的硅基微顯示器集成異步傳輸移位寄存器電路包括:
M?x?N個異步傳輸移位寄存器數據移位傳輸單元電路,其中M和N分別代表硅基微顯示器的列分辨率和行分辨率,每一個異步傳輸移位寄存器數據移位傳輸單元電路包括D觸發器、二反相輸入或門、二輸入或非門、傳輸門TGA和傳輸門TGB電路;D觸發器的數據輸入端和二輸入或非門電路的一個輸入端連在一起,并與前級數據輸出端相連,D觸發器的正相時鐘輸入端CK與傳輸門TGB的輸出端相連,D觸發器的反相時鐘輸入端BCK與傳輸門TGA的輸出端相連,D觸發器的正相輸出端Q連接到下一級的數據輸入端,并與二輸入或非門電路的另一個輸入端相連,D觸發器的反相輸出端BQ作為本級反相輸出端,并與二反相輸入或門的一個輸入端相連,二反相輸入或門的另一個輸入端與前級單元電路的反相輸出端相連。
所述的D觸發器,其雙向時鐘在傳輸門TGA和TGB的控制下工作,傳輸門TGA和TGB都有三個輸入端,傳輸門TGA和TGB的反相控制輸入端連在一起,并與二輸入與非門的輸出端相連,傳輸門TGA和TGB的正相控制輸入端連在一起,并與二反相輸入或門的輸出端相連,在行掃描移位寄存器電路中,傳輸門TGA的信號輸入端與外部全局雙向時鐘信號的BGVCK相連,傳輸門TGB的信號輸入端與外部全局雙向時鐘信號的GVCK相連,在列掃描移位寄存器電路中,傳輸門TGA的信號輸入端與外部全局雙向時鐘信號的BGHCK相連,傳輸門TGB的信號輸入端與外部全局雙向時鐘信號的GHCK相連;傳輸門TGA的輸出端與D觸發器的反相時鐘輸入端BCK相連,傳輸門TGB的輸出端與D觸發器的正相時鐘輸入端CK相連。
所述的N個行掃描數據移位傳輸單元電路,其中第一個單元電路的本級數據輸入端與外部的場同步信號VS相連,同時與場同步反相器的輸入端相連,場同步反相器的輸出端與二反相輸入或門的一個輸入端相連;其后的各數據移位傳輸單元電路的數據輸入端均與其前面單元電路的數據輸出端相連;二反相輸入或門的另一個輸入端與本級反相輸出端相連,構成硅基微顯示器N級行掃描移位寄存器電路。
所述的M個列掃描數據移位傳輸單元電路,其中第一個單元電路的本級數據輸入端與外部的行同步信號HS相連,同時與行同步反相器的輸入端相連,行同步反相器的輸出端與二反相輸入或門的一個輸入端相連;其后的各數據移位傳輸單元電路的數據輸入端均與其前面的單元電路的數據輸出端相連;二反相輸入或門的另一個輸入端與本級反相輸出端相連,構成硅基微顯示器M級列掃描移位寄存器電路。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于南開大學,未經南開大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420620927.0/2.html,轉載請聲明來源鉆瓜專利網。





