[實用新型]一種基于LM1117系列芯片的低壓電源電路有效
| 申請號: | 201420509745.6 | 申請日: | 2014-09-05 |
| 公開(公告)號: | CN204119022U | 公開(公告)日: | 2015-01-21 |
| 發明(設計)人: | 徐云鵬 | 申請(專利權)人: | 徐云鵬 |
| 主分類號: | H02M3/00 | 分類號: | H02M3/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 330096 江西省南昌市高*** | 國省代碼: | 江西;36 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 lm1117 系列 芯片 低壓 電源 電路 | ||
技術領域
本發明屬于電力電子應用技術領域,尤其涉及一種基于LM1117系列芯片的+1.2V電源電路。?
背景技術
數字隨動系統指的是以計算機(包含微控制芯片)為核心控制器的隨動系統。隨著計算機技術的迅猛發展,自動化技術的不斷提高,對隨動系統也提出了精度更高、響應更快的要求,此外,為了實現上級控制器對隨動系統進行管理和控制,還要求能與上級控制器進行信息交換。這些功能用模擬電路實現既不經濟,又較困難。隨著微機系統及相關控制技術的發展,數字隨動系統的控制精度、響應速度、環境適應能力都更加突出,且體積小,操作方便。同時,微控制芯片能夠方便地構成各式的函數發生器,可以準確地模擬自動控制系統中各種非線性環節,控制系統的品質得到了很大提升。此外,在硬件結構無法改變的情況下,可以利用軟件靈活可修改的特性實現不同的控制方案。綜上可知,數字隨動控制系統相對于模擬隨動控制系統,在各項功能上有了明顯改進,這也促使隨動控制系統的各項技術指標有了很大的提高。所以,在保證可靠性的前提下,數字隨動系統在很多場合逐步代替模擬隨動系統,這是科技發展的必然趨勢。所以對數字隨動系統的研究是十分必要的。?
電源是數字隨動系統中不可缺少的重要組成部分,電源系統設計的好壞直接決定了系統設計的成敗。同時,電源的污染往往會給系統帶來各種各樣的故障。因此設計抗干擾性強、可靠性高的供電電源對提高系統性能來說十分重要。系統一般需要7路電源:D5V(數字)、+3.3V、+7.5、-7.5V、+1.2V、AVCC5V(模擬)、-5V。系統普遍采用+5V直流電源或者USB線進行供電,通過降壓或升壓方式分別得到以上各種電壓值。系統各路電壓需要由總輸入?電壓經過各種升壓、降壓電路獲得,常用的電源轉換電路可分為LDO線性穩壓器和DC/DC開關穩壓器兩種。?
發明內容
針對上述現有技術存在的缺陷和不足,本實用新型的目的在于,提供一種基于LM1117系列芯片的1.2V電源電路,本實用新型提出的電源電路結構簡單、成本低廉、抗干擾能力強,可靠完成電源電壓從+3.3V到+1.2V的轉換,有效避免電源污染造成的系統故障。?
為了實現上述任務,本發明采用如下的技術解決方案:?
一種基于LM1117系列芯片的低壓電源電路,其特征在于,包括電源芯片、濾波電容、隔直電容、穩定電阻、限流電阻、保險絲;所述的電源芯片(L)的輸入端(1)通過保險絲(F1)、第一穩定電阻(R1)與電源輸入端(Vin)相連;第一濾波電容(C1)接在電源輸入端(Vin)與地之間,第二濾波電容(C2)接在電源芯片(L)的輸入端(1)與地之間;第二限流電阻(R2)與第三隔直電容(C3)串聯,第二限流電阻(R2)的上端與電源芯片(L)的輸入端(1)相連,第三隔直電容(C3)的下端與地相連;所述電源芯片(L)的接地端(0)通過第三穩定電阻(R3)接地,電源芯片(L)的輸出端(2)與電源輸出端(Vout)相連,電源芯片(L)的空載端(3)與輸出端(2)相連;第四限流電阻(R4)與第四隔直電容(C4)串聯,第四限流電阻(R4)的上端與電源芯片(L)的輸出端(2)相連,第四隔直電容(C4)的下端與地相連;第五濾波電容(C5)接在電源芯片(L)的輸出端(2)與地之間。?
該基于LM1117系列芯片的低壓電源電路中,所述的電源輸入端(Vin)接+3.3V電源;所述的電源芯片(L)型號為LM1117-1.2的線性穩壓器;所述的第一、第二、第五濾波電容(C1、C2、C5)選用10μF/10V的鉭電容;所述的第三、第四隔直電容(C3、C4)選用220μF/25V直插鋁電解電容;所述的第一、第三穩定電阻(R1、R3)選用1k歐姆半導體電阻;所述的第二、第四限流電阻(R2、R4)選用100歐姆的半導體電阻;所述的保險絲?(F1)選用500毫安保險絲F500L250V。?
本發明的有益效果是:?
一種基于LM1117系列芯片的1.2V電源電路,使用電源芯片、濾波電容、隔直電容、穩定電阻、限流電阻、保險絲等,采用LDO線性穩壓電路將+5V總輸入電源降為+3.3V,再將+3.3V通過LDO線性穩壓電路降為1.2V,為FPGA及相關外設部分進行供電。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于徐云鵬,未經徐云鵬許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420509745.6/2.html,轉載請聲明來源鉆瓜專利網。





